数电数电课件数3-361.pptxVIP

  1. 1、本文档共61页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
集成电子技术基础教程 ;3.3.1 逻辑代数;逻辑运算定律;结合律 :;逻辑代数常用公式;逻辑代数运算规则;等式两边:“0” →“1”、“1” →“0”、“?” →“+”、“+” →“? ”, 变换后等式仍成立。;逻辑函数的表示方法 ;方法2:函数式表示 ;方法4:波形图表示 ;3.3.2 逻辑函数的代数法化简;逻辑函数的简化目的;逻辑函数的代数法化简 ;例1:;逻辑函数的最小项之和、最大项之积;最小项的性质:;标准“与—或”表达式;若逻辑函数的变量个数为n,则最大项: n个不同逻辑变量相或, 每个逻辑变量可以是原变量,也可以是反变量。;最大项的性质:;标准“或—与”表达式;三变量最小项和最大项关系;3.3.3 逻辑函数的卡诺图法化简;二变量卡诺图 ;三变量卡诺图 ;四/五变量卡诺图 ;卡诺图表示逻辑函数 ;画出三变量卡诺图, 将三个最小项相应的小方格中填“1”,其它方格填“0”。;注意:4变量的函数时,2个变量的一个与项占据4个方格,3变量与项占2个方格项,1个变量的与项应该占据8个小方格。;已知逻辑函数的函数表达式;用卡诺图化简逻辑函数 ;卡诺图简化依据;卡诺图化简时的一般原则和规律 ;m0与m1结合;m1与m3结合;;卡诺图化简时的一般原则和规律 (重复);例1 用卡诺图将下列函数化成最简与或表达式。;例2 用卡诺图将下列函数化成最简与或表达式。;例3 用卡诺图将下列函数化成最简与或表达式。;例4 用卡诺图将下列函数化成最简与或表达式。;例5 用卡诺图将下列函数分别化成最简与或式和或与表达式。;卡诺图化简时的一般原则和规律 (重复);具有约束条件的逻辑函数化简 ;逻辑定义;约束项的函数表示法;充分利用约束项简化逻辑函数;3.3.4 逻辑功能的VHDL描述 ;逻辑功能的硬件描述语言HDL ;常见HDL语言 ;1. ABEL-HDL语言 ;2. VHDL语言;3. Verilog语言;例,已知一个四位二进制数A4A3A2A1,试设计一个判别电路,当输入大于等于2、小于等于10时,输出为逻辑性1,其余为逻辑0 。;仿真波形

文档评论(0)

159****9610 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

版权声明书
用户编号:6044052142000020

1亿VIP精品文档

相关文档