电子产品检测与维修:LS模块电路识读课件.pptxVIP

电子产品检测与维修:LS模块电路识读课件.pptx

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
74LS193计数器电路模块识读 INTERNATIONAL MEDICAL SUMMIT FORUM 同步四位二进制可逆计数器74LS193 引脚排列图 D1 Q1 Q0 CPD CPU Q2 Q3 GND D3 D2 LD BO CO CLR D0 VCC CLR-异步清零端,高电平有效; CPU-加法计数脉冲输入端 CPD-减法计数脉冲输入端 D0~D3-并行数据输入端; CO-进位脉冲输出端; LD-异步置数端, 低电平有效; Q0~Q3-计数器状态输出端; BO-借位脉冲输出端; 逻辑功能图 清零 预置 时 钟 预置数据输入 输 出 CLR LD CPU CPD D0 D1 D2 D3 Q0 Q1 Q2 Q3 1 × × × × × × × 0 0 0 0 0 0 × × D0 D1 D2 D3 D0 D1 D2 D3 0 1 ↑ 1 × × × × 加计数 0 1 1 ↑ × × × × 减计数 CLR=1时,异步清零; CLR=0,LD=0时,异步预置数,输出等于输入; 在CLR=0,LD=1的条件下,作加计数时,令CPD=1,计数脉冲从CPU输入,遇上升沿计数 作减计数时,令CPU=1,计数脉冲从CPD输入。 Q3 Q2 Q1 Q0 CLR=0,LD=1 起始D3 D2 D1 D0为1011 CPD=1,脉冲信号由CPU输入 0 0 1 0 0 0 0 1 0 0 0 0 1 1 1 1 1 1 1 0 1 1 0 1 1 1 0 0 1 0 1 1 加计数状态 Q3 Q2 Q1 Q0 CLR=0,LD=1 起始D3 D2 D1 D0为0100 CPU=1,脉冲信号由CPD输入 1 1 0 1 1 1 1 0 1 1 1 1 0 0 0 0 0 0 0 1 0 0 1 0 0 0 1 1 0 1 0 0 减计数状态 多片级联应用 谢谢观看

您可能关注的文档

文档评论(0)

ZuiFeng + 关注
实名认证
文档贡献者

分享文档,资源共享

1亿VIP精品文档

相关文档