- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
《EDA技术实用教程(第五版)》习题
1 习 题
1-1 EDA技术与ASIC设计和FPGA开发有什么关系?FPGA在ASIC设计中有什么用
途?P3~4
EDA技术与ASIC设计和FPGA开发有什么关系?答:利用EDA技术进行电子系统设
计的最后目标是完成专用集成电路ASIC 的设计和实现;FPGA和CPLD是实现这一途径的主
流器件。FPGA和CPLD 的应用是EDA技术有机融合软硬件电子设计技术、SoC (片上系统)
和ASIC设计,以及对自动设计与自动实现最典型的诠释。
FPGA在ASIC设计中有什么用途?答:FPGA和CPLD通常也被称为可编程专用IC,或
可编程ASIC。FPGA实现ASIC设计的现场可编程器件。
1-2 与软件描述语言相比,VHDL有什么特点? P4~6
答:编译器将软件程序翻译成基于某种特定CPU的机器代码,这种代码仅限于这种CPU
而不能移植,并且机器代码不代表硬件结构,更不能改变CPU的硬件结构,只能被动地为其
特定的硬件电路结构所利用。
综合器将VHDL程序转化的目标是底层的电路结构网表文件,这种满足VHDL设计程
序功能描述的电路结构,不依赖于任何特定硬件环境;具有相对独立性。综合器在将VHDL(硬
件描述语言)表达的电路功能转化成具体的电路结构网表过程中,具有明显的能动性和创造
性,它不是机械的一一对应式的“翻译”,而是根据设计库、工艺库以及预先设置的各类约
束条件,选择最优的方式完成电路结构的设计。
l-3 什么是综合?有哪些类型?综合在电子设计自动化中的地位是什么? P6
什么是综合? 答:在电子设计领域中综合的概念可以表示为:将用行为和功能层次表达
的电子系统转换为低层次的便于具体实现的模块组合装配的过程。
有哪些类型? 答:(1)从自然语言转换到VHDL语言算法表示,即自然语言综合。(2)从
算法表示转换到寄存器传输级(RegisterTransportLeve ,RTL),即从行为域到结构域的综
合,即行为综合。(3)从 RTL 级表示转换到逻辑门(包括触发器)的表示,即逻辑综合。(4)
从逻辑门表示转换到版图表示(ASIC设计),或转换到FPGA 的配置网表文件,可称为版图综
合或结构综合。
综合在电子设计自动化中的地位是什么? 答:是核心地位(见图 1-3)。综合器具有更
复杂的工作环境,综合器在接受VHDL程序并准备对其综合前,必须获得与最终实现设计电
路硬件特征相关的工艺库信息,以及获得优化综合的诸多约束条件信息;根据工艺库和约束
条件信息,将VHDL程序转化成电路实现的相关信息。
1-4 在EDA技术中,自顶向下的设计方法的重要意义是什么? P8~10
答:在EDA技术应用中,自顶向下的设计方法,就是在整个设计流程中各设计环节逐步
求精的过程。
1-5 IP在EDA技术的应用和发展中的意义是什么? P23~25
答:IP 核具有规范的接口协议,良好的可移植与可测试性,为系统开发提供了可靠的
保证。
1-6 叙述EDA 的FPGA/CPLD设计流程,以及涉及的EDA工具及其在整个流程中的作
用。 (P12~14)
答:1.设计输入(原理图/HDL 文本编辑)(EDA 设计输入器将电路系统以一定的表达方
式输入计算机);2.综合(EDA 综合器就是将电路的高级语言(如行为描述)转换成低级的,
可与FPGA/CPLD的基本结构相映射的网表文件或程序。);3.适配(EDA适配器的功能是将
由综合器产生的网表文件配置于指定的目标器件中,使之产生最终的下载文件,如JEDEC、
JAM 格式的文件。);4.时序仿真(EDA 时序仿真器就是接近真实器件运行特性的仿真,仿真
文件中已包含了器件硬件特性参数,因而,仿真精度高。)与功能仿真(EDA 功能仿真器直
接对 VHDL、原理图描述或其他描述形式的逻辑功能进行测试模拟,以了解其实现的功能是
否满足原设计的要求,仿真过程不涉及任何具体器件的硬件特性。);5.编程下载(EDA 编
程下载把适配后生成的下载或配置文件,通过编程器或编程电缆向FPGA 或CPLD 下载,以便
进行硬件调试和验证(Hardware Debugging)。);6.硬件测试(最后是将含有载入了设计的
FPGA 或CPLD 的硬件系统进行统一测试,以便最终验证设计项目在目标系统上的实际工作情
况,以排除错误,改进设计。其中 EDA 的嵌入式
文档评论(0)