一种二进制缩放重组电容加权SAR ADC.docx

1.?? 引言 近年来,无线网络和医疗传感器获得飞速的发展,中高精度、低功耗ADC作为其核心部分一直受到广泛关注.SAR ADC作为低功耗的主要代表,经过近几年的发展得到了广泛应用[1].但由于其结构,在中高精度和高精度SAR ADC的设计中,比较器失调、参考电压的抖动与失配等诸多因素的影响越来越严重,从而使其性能大幅下降[2].增加冗余位可以有效降低这些因素的影响,但传统的做法大大增加了面积和功耗,同时输入信号的输入范围会随着冗余电容的增加而减小[3]. 本文设计了一款12 bit 100 KS/s SAR ADC,采用二进制缩放重组的技术实现电容加权,在未增加额外的冗余电容的情况下,实现了

您可能关注的文档

文档评论(0)

1亿VIP精品文档

相关文档