- 1、本文档共6页,其中可免费阅读4页,需付费80金币后方可阅读剩余内容。
- 2、本文档内容版权归属内容提供方,所产生的收益全部归内容提供方所有。如果您对本文有版权争议,可选择认领,认领后既往收益都归您。
- 3、本文档由用户上传,本站不保证质量和数量令人满意,可能有诸多瑕疵,付费之前,请仔细先通过免费阅读内容等途径辨别内容交易风险。如存在严重挂羊头卖狗肉之情形,可联系本站下载客服投诉处理。
- 4、文档侵权举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
Cache与主存之间的全相联映射,直接映射和组相联映射的区分
高速缓冲存储器的功能、构造与工作原理
高速缓冲存储器是存在于主存与CPU之间的一级存储器, 由静态存储芯片(SRAM)组成,容量比较小但速度比主存高得多, 接近于CPU的速度。 Cache的功能是用来存放那些近期需要运行的指令与数据。目的是提高CPU对存储器的访问速度。为此需要解决2个技术问题:一是主存地址与缓存地址的映象及转换; 二是按确定原则对Cache的内容进展替换。
Cache的构造和工作原理如图2.3.1所示。
主要由三大局部组成:
Cache存储体:存放由主存调入的指令与数据块。
地址转换部件:建立名目表以实现主存地址到
文档评论(0)