- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
AN5096
STM32G0 系列硬件开发入门
引言
本应用笔记为系统开发者们提供了所需的开发板特性硬件实现概述,如供电电源、时钟管理、复位控制、自举模式设置、调试管
理。它显示了如何使用STM32G0 系列器件,说明了开发应用所需的最低硬件资源。
本文档还包含详细参考设计原理图以及主要组件、接口和模式的相关说明。
AN5096 - Rev 1 - June 2021
更多垂询,请联系您本地的意法半导体销售处
AN5096
STM32G0 系列的供电和复位源
1 STM32G0 系列的供电和复位源
本节描述STM32G0 系列器件的供电方案以及复位和供电监控器。
STM32G0 系列是基于Arm® 的器件。
提示 Arm 是Arm Limited (或其子公司)在美国和/或其他地区的注册商标。
1.1 STM32G0 系列的电源
STM32G0 系列器件的工作电压(VDD )要求介于1.7 V 至3.6 V 之间。为特定外设提供多种不同电源:
• VDD = 1.7 V (1.60 V)至3.6 V
VDD 是为内部调压器和系统模拟信号(如复位、电源管理和内部时钟)供电的外部电源。通过VDD/VDDA 引
脚从外部提供。
请注意,1.7 V 的最小电压对应于上电复位释放阈值VPOR(MAX) 。一旦超过此阈值且上电复位释放,在降至掉
电复位阈值VPDR(MIN)前可一直保证功能。
• VDDA = 1.62 V (ADC 和COMP) / 1.8 V (DAC) / 2.4 V (VREFBUF) 至 3.6 V
VDDA 是为A/D 转换器、D/A 转换器、电压参考缓冲器和比较器供电的模拟电源。VDDA 电压电平与VDD 电压
一致,因为是通过VDD/VDDA 引脚从外部提供的。
• VDDIO1 = VDD
VDDIO1 为I/O 供电。VDDIO1 电压电平与VDD 电压一致,因为是通过VDD/VDDA 引脚从外部提供的。
• VBAT = 1.55 V 至3.6 V
当VDD 不存在时,VBAT (通过一个电源开关)为RTC、TAMP、低速外部32.768 kHz 振荡器和备份寄存器
供电。VBAT 通过VBAT 引脚从外部提供。当封装没有提供该引脚时,它从内部连接至VDD/VDDA 。
• VREF+是ADC 和DAC 的输入参考电压或内部电压参考缓冲器的输出(如使能)。当VDDA 2V 时,VREF+必
须等于VDDA 。当VDDA ≥ 2 V ,VREF+必须介于2 V 与VDDA 之间。当ADC 和DAC 未激活时,它可以接地。
内部电压参考缓冲器支持两个输出电压,可利用VREFBUF_CSR 寄存器中的VRS 位进行配置:
– VREF+大约为2.048 V (要求VDDA 大于等于2.4 V )
– VREF+大约为2.5 V (要求VDDA 大于等于2.8 V )
VREF+通过VREF+ 引脚提供。对于没有VREF+ 引脚的封装,VREF+从内部连接至VDD,并且内部电压参考缓
文档评论(0)