时序逻辑电路微机原理.pptxVIP

  1. 1、本文档共210页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
数字电子技术基础;第六章 时序逻辑电路;内容提要;时序电路的特点:具有记忆功能。;X: 时序逻辑电路的输入信号;二、时序逻辑电路的分类; ■由于时序电路工作时是在电路的有限个状态间按一定的规律转换的,故在现代数字电路中时序电路又称为状态机(State Machine 简称SM)或算法状态机(Algorithmic State Machine 简称ASM)。;§6.2 时序逻辑电路的分析方法;例 试分析图时序逻辑电路的逻辑功能,写出它的驱动方程、状态方程和输出方程。FF1、 FF2和FF3是三个主从结构的TTL触发器,下降沿动作,输入端悬空时和逻辑状态1等效。;(2)写各状态方程式;6.2.2 时序逻辑电路的状态转换表、状态转换图、状态机流程图和时序图;二、状态转换图;例6.2.2 试列出图所示电路的状态转换表。;我们可以把状态转换表表示为状态转换图的形式;驱动方程;如何写状态转换表或图?; ;三、状态机流程图(SM图);图6.2.6 SM模块举例;CLK;*6.2.3 异步时序逻辑电路的分析方法;2.分析其功能;作状态转换图;什么叫 “自动启动” ?;§6.3 若干常用的时序逻辑电路;;4位D锁存器74LS75;4位寄存器74HC175;CC4076:三态输出的4位寄存器;二、 移位寄存器; 根据移位数据的输入-输出方式,又可将它分为下述四种电路结构:;;并入-串出;;;;CP;3. 双向移位寄存器的构成 : ;具体电路 :;集成寄存器74LS194A;图6.3.6 双向移位寄存器74LS194A;74LS194的工作原理;由逻辑图可知:;0;1、用2片74LS194A设计8位双向移位寄存器;; 具体电路;第四十八页,共二百一十页。;例 试分析图电路的逻辑功能,并指出在图所示的时钟信号及S1、S0作用下t4时刻以后,输出Y与输入M、N在数值上的关系。;1)主体电路:两片74283构成的8位并行加法器;;6. 3.2 计数器;一、同步计数器;1、同步二进制加法计数器;CP;图6. 3.12 图电路的时序图;74161;功能及原理:;(4)计数:;74161的功能表:;;2、同步二进制减法计数器;CP;3、同步二进制加/减计数器;图6. 3.17 同步十六进制加/减计数器74LS191的时序图;图6. 3.18 双时钟同步十六进制加/减计数器74LS193;一、同步计数器;1、同步十进制加法计数器;图6. 3.20 图电路的状态转换图;74160;2、同步十进制减法计数器;图6. 3.23 图电路的状??转换图;3、同步十进制加/减计数器;二、异步计数器;1、异步二进制计数器;图6. 3.25 下降沿动作的异步二进制加法计数器;图6. 3.26 图电路的时序图;异步二进制减法计数器;图6. 3.27 下降沿动作的异步二进制减法计数器;图6. 3.28 图电路的时序图;二进制异步计数器级间连接规律;2、异步十进制计数器;2、异步十进制计数器;2、异步十进制计数器;图6. 3.30 图电路的时序图;集成异步十进制加法计数器-74LS290; 74LS290:;;74LS290的功能表;三、任意进制计数器的构成方法;反馈置数法;(2) MN:;;1、用同步清零端或置数端归零构成M进制计数器;MN设计举例;1;1;MN设计举例;解2:串行进位方式;例 试用同步十进制计数器74160接成二十九进制计数器。;解2:整体置数方式;思考题;四、移位寄存器型计数器;能自启动的环形计数器;2、扭环形计数器;图6. 3.48 扭环形计数器状态转换图;能自启动的扭环形计数器;*6.3.3 顺序脉冲发生器;简单的顺序脉冲发生器;用计数器和译码器构成的顺序脉冲发生器;;;D3 = Q2;CP;用中规模集成电路构成的顺序脉冲发生器;*6.3.4 序列信号发生器; 可用计数器和数据选择器组成的序列信号发生器,如需产生一个8位的序列信时间顺序为自左向右),则可用一个8进制计数器和一个8选1数据选择器组成,如图所示。;§6.4 时序逻辑电路的设计方法;3.状态编码,画出编码形式的状态图及状态表;;4.确定触发器的类型和个数;;例6.4.1 试设计一个带有进位输出端的十三进制计数器。;3、画次态卡诺图; 00 01 11 10;6、画逻辑电路图;例6.4.2 设计一个串行数据检测器。对它的要求是:连续输入3个或3个以上的1时输出为1,其他输入情况输出为0。;; M=3,故选n=2。如取触发器状态Q1Q0的00、01和10分别代表S0、S1、S2,并选定JK触发器。;图6.4.10 图卡诺图的分解;;补例1、试

文档评论(0)

wuyoujun92 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档