十进制计数器 .docxVIP

  1. 1、本文档共3页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
PAGE PAGE 1 十进制计数器 二进制计数器具有电路结构简洁、运算便利等特点,但是日常生活中我们所接触的大部分都是十进制数,特殊是当二进制数的位数较多时,阅读特别困难,还有必要争论十进制计数器。在十进制计数体制中,每位数都可能是0,1,2,…,9十个数码中的任意一个,且“逢十进一”。依据计数器的构成原理,必需由四个触发器的状态来表示一位十进制数的四位二进制编码。而四位编码总共有十六个状态。所以必需去掉其中的六个状态,至于去掉哪六个状态,可有不同的选择。这里考虑去掉1010~1111六个状态,即采纳8421BCD码的编码方式来表示一位十进制数。 8.5.1 8421BCD码异步十进制加计数器: 用JK主从触发器组成的一位异步十进制加计数器如图8.5.1(a)所示。 1.电路结构: 由四个JK主从触发器组成,其中FF0始终处于计数状态。Q0同时触发FF1和FF3,Q3反馈到J1,Q2Q1作为J3端信号。 2.工作原理 (1)工作波形分析法由规律图可知,在FF3翻转以前,即从状态0000到0111为止,各触发器翻转状况与异步二进制递增计数器相同。第八个脉冲输入后,四个触发器状态为1000,此时Q3=0,使下一个FF0来的负阶跃电压不能使FF1翻转。因而在第十个脉冲输入后,触发器状态由1001变为0000,而不是1010,从而使四个触发器跳过1010~1111六个状态而复位到原始状态0000,其工作波形如图8.5.1(b)所示。 当第十个脉冲作用后,产生进位输出信号C0=Q3Q0。 (2)状态方程分析法: 首先列出各触发器驱动方程: 触发器在异步工作时,若有CP触发沿输入,其状态由特征方程确定,否则维持原态不变。这时触发器的特征方程可变为Qn+1=(JQn+KQn)CP↓+QnCP↓,其中CP↓=1表示有CP触发沿加入,CP=0表示没有CP触发沿加入。所以可以写出以下状态方程: 依据以上状态方程,即可列出计数器的状态转移表,如表8.5.1所示。表8.5.1 异步十进制加计数器的状态转移表 以上两种方法均表明该规律电路具有8421码异步十进制递增计数的功能。 8.5.2 8421码同步十进制加计数器: 1.电路结构如图8.5.2所示,由四个主从JK触发器组成,各触发器共用同一个计数脉冲,是同步时序规律电路。 2.工作原理: 各触发器方程: 由于各触发器共用同一个时钟脉冲,故上式中的CP↓可忽视不写。 (3)列状态转移表设计数器状态为Q3Q2Q1Q0=0000,依据状态方程可列出状态转移真值表,该表与表8.5.1相同(不包括CP部分)。所以该电路是8421码十进制递增计数器。

文档评论(0)

写作制定。 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档