- 5
- 0
- 约1.03万字
- 约 12页
- 2023-10-07 发布于上海
- 举报
存储器
选择题:
1、下面关于半导体存储器组织叙述中,错误的是()。D A、存储器的核心部分是存储体,由若干存储单元构成 B、存储单元由若干存放 0 和 1 的存储元件构成
C、一个存储单元有一个编号,就是存储单元地址
D、同一个存储器中,每个存储单元的宽度可以不同 2、下面()存储器是目前已被淘汰的存储器。C
A、半导体存储器 B、磁表面存储器 C、磁芯存储器 D、光盘存储器 3、若SRAM 芯片的容量为 1024*4 位,则地址和数据引脚的数目分别是()。A
A、10,4 B、5,4 C、10,8 D、5,8
4、若计算机字长16 位,主存地址空间大小是64KB,按字节编址,则主存寻址范围是()。A A、0~64K-1 B、0~32K-1 C、0~64KB-1 D、0~32KB-1
5、需要定时刷新的半导体存储器芯片是()B
A、SRAM B、DRAM C、EPROM D、Flash Memory
6、假定用若干个 16K*1 位的存储器芯片组成一个 64K*8 位的存储器,芯片内各单元连续编址,则地址BFF0H 所在的芯片的最小地址为()。C
A、4000H B、6000H C、8000H D、A000H
7、假定用若干个 16K*8 位的存储器芯片组成一个 64K*8 位的存储器,芯片内各单元交叉编址,则地址BFFFH 所在的芯片的最小地址为()。D
A、0000H B、0001H C、0002H D、0003H
8、假定主存地址位数为 32 位,按字节编址,主存和Cache 之间采用直接映射方式,,主存块大小 为 1 个字,每字 32 位,写操作时采用全写方式,则能存放 32K 字数据的Cache 的总容量至少应有多少位( )。B
A、1504K B、1536K C、1568K D、1600K
9、假定主存地址位数为 32 位,按字节编址,主存和Cache 之间采用直接映射方式,,主存块大小 为 1 个字,每字 32 位,写操作时采用回写方式,则能存放 32K 字数据的Cache 的总容量至少应有多少位( )。C
A、1504K B、1536K C、1568K D、1600K
10、假定主存地址位数为32 位,按字节编址,主存和Cache 之间采用全相连映射方式,,主存块大小 为 1 个字,每字 32 位,写操作时采用回写方式和随机替换策略,则能存放 32K 字数据的Cache 的总容量至少应有多少位( )。D 10 题干有问题应为 全相连 因为直接映射没有替换算法,冲突就替换
A、1536K B、1568K C、2016K D、2048K
11、假定主存按字节编址,Cache 共有 64 行,采用直接映射方式,主存块大小为32 字节, 所有编号从 0 开始。问主存第 3000 号所在主存块对应Cache 行号是()。C
A、13 B、26 C、29 D、58
12、有一主存-Cache 层次的存储器,其主存容量为 1MB,Cache 容量为 16KB,每字块有 8 个字,每字 32 位,采用直接地址映像方式,若主存地址为 35301H,且 CPU 访问 Cache 命中,则在Cahce 的第( )(十进制数表示)字块中(Cache 起始字块为第 0 字块)。A
A、152 B、153 C、154 D、151
13、关于虚拟存储器,下列说法正确的是( )。A Ⅰ、虚拟存储器利用了局部性原理
Ⅱ、页式虚拟存储器的页面如果很小,主存中存放的页面数较多,导致缺页频率较低, 换页次数减少,最终可以提升操作速度 Ⅲ、页式虚拟存储器的页面如果很大,主存中存放的页面数较少,导致页面调度频率较高,换页次数增加,降低操作速度 Ⅳ、段式虚拟存储器中,段具有逻辑独立性,易于实现程序的编译、管理和保护,也便于多道程序共享
A、Ⅰ、Ⅲ、Ⅳ B、Ⅰ、Ⅱ、Ⅲ C、Ⅰ、Ⅱ、Ⅳ D、 Ⅱ、Ⅲ、Ⅳ 14、某计算机系统,其操作系统保存在硬盘上,其内存储器应该采用( )。C
A、RAM B、ROM C、RAM 和 ROM D、都不对
15、虚拟存储器中的页表有快表和慢表之分,下面关于页表的叙述中正确的是( )。D A、快表与慢表都存储在主存中,但快表比慢表容量小
B、快表采用了优化的搜索算法,因此查找速度快
C、快表比慢表的命中率高,因此快表可以得到更多的搜索结果
D、快表采用快速存储器件组成,按照查找内容访问,因此比慢表查找速度快
16、在 Cache 和主存构成的两级存储器中,Cache 的存储时间是 100ns,主存的存储时间是
1000ns,如果希望有郊存储时间不超过
原创力文档

文档评论(0)