- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
习题集及参考答案
一、填空题
1. 一般把 EDA 技术的发展分为( )个阶段。
2. FPGA/CPLD 有如下设计步骤:①原理图/HDL 文本输入、②适配、③功能仿真、④综合、
⑤编程下载、⑥硬件测试,正确的设计顺序是①( )⑤⑥。
3. 在 EDA 工具中,能完成在目标系统器件上布局布线的软件称为( ).
4. 设计输入完成之后,应立即对文件进行( ) 。
5. 基于硬件描述语言的数字系统设计目前最常用的设计方法称为( )设计法.
6. 将硬件描述语言转化为硬件电路的过程称为( ) 。
7. IP 核在 EDA 技术和开发中具有十分重要的地位,以HDL 方式提供的 IP 被称为( )IP 。
8. SOC 系统又称为( )系统.SOPC 系统又称为( )系统。
9. 将硬核和固核作为( )IP 核,而软核作为( )IP 核。
10. IP 核在EDA 技术和开发中具有十分重要的地位, 以HDL 方式提供的IP 被称为( )。
11. HDL 综合器就是逻辑综合的过程,把可综合的 VHDL/Verilog HDL 转化成硬件电路时,
包含了三个过程,分别是( )、( )、( ).
12. EDA 软件工具大致可以由五个模块构成,分别是设计输入编辑器、( )、( )、
( )和( ) 。
13. 按仿真电路描述级别的不同,HDL 仿真器分为 ( )仿真、( )仿真、( )
仿真和门级仿真.
14. 系统仿真分为( )、( )和( )。
15. ( )仿真是对设计输入的规范检测,这种仿真通过只能表示编译通过,说明设计满
足一定的语法规范,但不能保证设计功能满足期望。
16. ( )仿真是对综合后的网表进行的仿真,它验证设计模块的基本逻辑功能,但不带有
布局布线后产生的时序信息,是理想情况下的验证.
17. ( )仿真是布局布线后进行的后仿真,仿真时考虑了布线延时,和芯片实际的工作
情况更加接近。
18. 目前Xilinx 公司生产的FPGA 主要采用了( )配置存储器结构。
19. 描述测试信号的变化和测试工程的模块叫做 ( )。
20. 现代电子系统设计领域中的EDA 采用( )的设计方法。
21. 有限状态机可分为( )状态机和( )状态机两类.
22. Verilog HDL 中的端口类型有三类: ( )、( )、输入/输出端口。
23. Verilog HDL 常用两大数据类型: ( )、( )。
24. FPGA / CPLD 设计流程为:原理图/HDL 文本输入→( )→综合→适配→ ( )→编
程下载→硬件测试。
25. ( )是描述数据在寄存器之间流动和处理的过程。
26. 连续赋值常用于数据流行为建模,常以( )为关键词。
27. Verilog HDL 有两种过程赋值方式: ( )和( ).
28. `timescale 1ns/100ps 中 1ns 代表 ( ),100ps 代表 ( )。
29. 未来的集成电路技术的发展趋势,把整上系统集成在一个芯片上去,这种芯片被称为
( )。
30. 从互连结构上可将 PLD 分为确定型和统计型两类。确定型结构的代
文档评论(0)