组合逻辑电路练习题和答案.docx

  1. 1、本文档共9页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多

第2章习题

一、单选题

若在编码器中有50个编码对象,则输出二进制代码位数至少需要

(B)位。

A)5 B)6 C)10 D)50

一个16选1的数据选择器,其选择控制(地址)输入端有(C)个,数据输入端有(D)个,输出端有(A)个。

A)1 B)2 C)4 D)16

一个8选1的数据选择器,当选择控制端S输出端输出(D)的值。

SS

2 1 0

的值分别为101时,

A)1 B)0 C)D

4

D)D

5

一个译码器若有100个译码输出端,则译码输入端至少有(C)个。

A)5 B)6 C)7 D)85.能实现并-串转换的是(C)。

A)数值比较器B)译码器 C)数据选择器 D)数据分配器

能实现1位二进制带进位加法运算的是(B)。A)半加器 B)全加器 C)加法器 D)运算器

欲设计一个3位无符号数乘法器(即3×3),需要( )位输入及(D)位输出信号。

A)3,6 B)6,3 C)3,3 D)6,6

欲设计一个8位数值比较器,需要( )位数据输入及(B)位输出信号。

A)8,3 B)16,3 C)8,8 D)16,16

4位输入的二进制译码器,其输出应有(A)位。A)16 B)8 C)4 D)1

二、判断题

在二——十进制译码器中,未使用的输入编码应做约束项处理。

( )

编码器在任何时刻只能对一个输入信号进行编码。( )

优先编码器的输入信号是相互排斥的,不容许多个编码信号同时有效。( )

编码和译码是互逆的过程。( )

共阴发光二极管数码显示器需选用有效输出为高电平的七段显示译码器来驱动。( )

3位二进制编码器是3位输入、8位输出。( )

组合逻辑电路的特点是:任何时刻电路的稳定输出,仅仅取决于该时刻各个输入变量的取值,与电路原来的状态无关。( )

半加器与全加器的区别在于半加器无进位输出,而全加器有进位输出。( )

串行进位加法器的优点是电路简单、连接方便,而且运算速度快。

( )

二进制译码器的每一个输出信号就是输入变量的一个最小项。

( )

竞争冒险是指组合电路中,当输入信号改变时,输出端可能出现的虚假信号。( )

三、综合题

1.如图所示逻辑电路是一个什么电路,当A~A

3 0

输入0110,B~B

3 0

输入1011,Cin输入1时,Cout及S~S

3 0

分别输出什么

A B A B A B A B

3 3 2 2 1 1 0 0

Cout + + +

C

S S S

3 2 1

+ in

CS

C

0

答:图中所示电路是4位串行进位全加器电路

C=1,SSSS

out 3 2 1

=0001

0

2.使用门电路设计一个4选1的数据选择器,画出逻辑图。解:4选1数据选择器有

2.使用门电路设计一个4选1

的数据选择器,画出逻辑图。

解:4选1数据选择器有4

个数据输入端(DDDD),2个选

0 1 2 3

择输入端(SS),1个数据输出

1 0

D

D

S S Y

1

0

D 0 0 D

0 0

D 0 1 D

1 1

D

1 0 D

2 2

D

D

1 1 D

3 3

逻辑表达式:

Y?DSS

0 1 0

DSS

110

DSS

21 0

DSS

310

3.请设计一个简单的二—十进制编码器(

3.请设计一个简单的二—十进制编码器

(采用余3码编码)。

注:编码规则见课本P12表1-1。

I Y

Y

3 2

Y

1

Y

0

I

0

0011

I

1

0100

I

0101

2

I

3

0110

I

0111

4

I

1000

5

I

1001

6

I

1010

7

I

1011

8

I

1100

解:设10个信号输入

端分别为(I~I

90

9

),4个编

9

码输出端分别为(Y~Y),

3 0

根据余3码编码表:

可得输出表达式:

Y=I+I+I+I+I

3 5 6 7 8 9

Y=I+I+I+I+I

2 1 2 3 4 9

Y=I+I+I+I+I

1 0 3 4 7 8

Y=I+I+I+I+I

0 0 2 4 6 8

逻辑图如右图所示。

利用门电路设计一个1路-4路数据分配器。数据分配器的功能与数据选择器功能相反,相当于一个1路-多路的开关,可以实现数据的串-并转换。1路-4路数据分配器的结构示意图如下图,其功能是

将输入的数据选通送至4个输出中的一个。当SS

1

=00时,Y

0

=D;当

0

SS=01时

文档评论(0)

mph + 关注
官方认证
内容提供者

该用户很懒,什么也没介绍

认证主体上海谭台科技有限公司
IP属地上海
统一社会信用代码/组织机构代码
91310115MA7CY11Y3K

1亿VIP精品文档

相关文档