(9.7)--模块练习四数字电子技术.pdfVIP

(9.7)--模块练习四数字电子技术.pdf

此“教育”领域文档为创作者个人分享资料,不作为权威性指导和指引,仅供参考
  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多

4-1写出JK触发器的特性方程,题4-1图为主从JK触发器J、K和CLK端

的电压波形,试画出Q端对应的波形。设触发器的初态为0。

题4-1图

4-2题4-2图(a)(b)(c)(d)电路的CLK、A、B、C波形如图(e)所示。

要求:(1)写出驱动方程和状态方程;(2)画出Q、Q、Q、Q的波形。设各触

1234

发器的初态均为0。

(a)(b)

(c)(d)

(e)

题4-2图

4-3已知电路如题4-3图(a),时钟CLK和输入A的波形如题4-3图(b)

所示。要求:写出各触发器的驱动方程和状态方程,写出输出端Y和Z的表达

式,并在图(b)中画出输出端Y和Z的波形,设各输出端Q的初始状态Q=0。

(a)

(b)

题4-3图

4-4分析题4-4图所示电路的逻辑功能,写出电路的驱动方程、状态方程和

输出方程,画出电路的状态转换图,判断能否自启动,并说明电路实现的功能。

题4-4图

4-5如题4-5图所示时序逻辑电路,要求写出驱动方程、状态方程,画出状

态转换表和状态图,并说明该电路的功能。

题4-5图

4-6试分析题4-6图所示由边沿四D触发器74LS175构成的电路能实现的功能,

简述工作原理。

题4-6图

文档评论(0)

158****6446 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档