- 1
- 0
- 约1.06万字
- 约 69页
- 2024-04-02 发布于湖北
- 举报
数字信号处理DSP08工程设计讲座数字信号处理DSP08工程设计讲座(二)模数与数模转换1基带信号采样定理要想连续信号抽取后能够不失真地还原出原信号,则抽取频率必须大于或等于两倍原信号频谱的最高频率。(Nyquist定理)数字信号处理DSP08工程设计讲座2带通采样定理带通采样时采样频率不一定要满足Nyquist准则,带通采样的采样频率选择方法为: (1)fs2?f(BW) (2)fs=4fc/(2NZ-1)其中,NZ=1,2,3,…的最大整数。(二)模数与数模转换数字信号处理DSP08工程设计讲座3量化与量化误差连续信号经量化处理要产生量化误差,对于均匀量化,量化误差的大小为:其中,E为FS电平,us为信号有效电平。对于FS正弦输入,量化误差为:(二)模数与数模转换数字信号处理DSP08工程设计讲座4ADC/DAC的选择(1)ADC的种类: ?逐次比较ADC ?双线性ADC ?FLASHADC ??-?ADC(2)ADC选择的标准:分辨率、速度、输入动态范围、POWER等(3)DAC的选择(4)滤波器设计(二)模数与数模转换数字信号处理DSP08工程设计讲座5、DSP与ADC/DAC的接口(1)对于串型ADC/DAC接口一般使用DSP的串口进行数据通信。如C25与11通道的12位ADCTLC2543的接口设计如下:(二)模数与数模转换数字信号处理DSP08工程设计讲座(二)模数与数模转换数字信号处理DSP08工程设计讲座(2)对于并型ADC/DAC接口一般使用DSP的I/O口进行数据通信。如DSP与12位ADCAD678的接口设计如下:(二)模数与数模转换数字信号处理DSP08工程设计讲座(三)目标系统硬件设计1、DSP的选择运算量价格外设需求其他因素……2、DSP配置DATA存储器大小PROGRAM存储器大小存储器速度要求I/O口配置……数字信号处理DSP08工程设计讲座3、DSP基本系统设计与模数电路接口BOOTLOADER设计扩展存储器设计时钟设计中断设计外设的使用电源管理其他…….(三)目标系统硬件设计数字信号处理DSP08工程设计讲座1)BOOTLOADER设计MP/*MC=0(片上ROM有效),复位后程序从FF80开始运行,将跳转到BOOTLOADER代码开始出。BOOT的流程取决于I/O口FFFF的值(BRS)和INT2*RS后检测INT2是否有效?有效按HPIboot模式引导,否则,读I/O口FFFFh的BRS,决定其他的引导方式。BRS决定的引导方式xxxx1000:8bit并口I/O引导xxxx1100:16bit并口I/O引导xx????00:串口引导(详细说明见后)xxxxxx01:8bit并行EPROM引导xxxxxx10:16bit并行EPROM引导xxxxxx11:热引导模式(三)目标系统硬件设计数字信号处理DSP08工程设计讲座BRS决定的串口引导说明:xx000000:8bit缓冲串口BSP(FSX/CLKX作为输出)xx000100:16bit缓冲串口BSP(FSX/CLKX作为输出)xx010000:8bit缓冲串口BSP(FSX/CLKX作为输入)xx010100:16bit缓冲串口BSP(FSX/CLKX作为输入)xx100000:8bit时分复用串口TDM(FSX/CLKX作为输出)xx100100:16bit时分复用串口TDM(FSX/CLKX作为输出)(三)目标系统硬件设计数字信号处理DSP08工程设计讲座(三)目标系统硬件设计数字信号处理DSP08工程设计讲座2)外部存储器接口(三)目标系统硬件设计数字信号处理DSP08工程设计讲座A22-A19A18A17A16A15A14-A0*PS*DS*IS*MSTRBR/*WA16A15A14-A0*OE*CS*WE下面给出一个扩展外部存储器的例子,重点注意:a、只使用一片128Kx16的RAMb、与内部有效的
原创力文档

文档评论(0)