比赛24秒倒计时电路的设计与制作.doc

比赛24秒倒计时电路的设计与制作.doc

  1. 1、本文档共10页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多

比赛24秒倒计时电路的设计与制作

比赛24秒倒计时电路的设计与制作

中国工程物理研究院工学院赵应泽龙江

一、电路组成

电路由秒脉冲发生器、计数器、译码器、显示电路、报警电路和辅助控制电路五部分组成,见图1。其整机电路如图2所示,印制板电路如图3所示。

1.秒脉冲发生器

秒脉冲产生电路由555定时器和外接元件R1、R2、c构成多谐振荡器。

输出脉冲的频率为:

经过计算得到.f≈IHz,即1秒。

2.计数器

计数器由两片74Lsl92同步十进制可逆计数器构成。

利用减计数利用预置数,实现计数器按8421码递减进行减计数。利用借位输出端与下一级的cP。连接,实现计数器之间的级联。

利用预置数端实现异步置数。当R。=0,且时,不管cPU和cPD时钟输入端的状态如何,将使计数器的输出等于并行输入数据,即Q3Q2Q1Q0=D3D2D1D0。

3.译码及显示电路

本电路由译码驱动74Ls48和7段共阴数码管组成。74Ls48译码驱动器具有以下特点:内部上拉输出驱动,有效高电平输出,内部有升压电阻而无需外接电阻。

4.控制电路

完成计数器的复位、启动计数、暂停/继续计数、声光报警等功能。控制电路由Ic5组成。Ic5B受计数器的控

数,显示器保持不变,当此开关处于连续开关,计数器继续累计计数。

5.报警电路

当Ic5D输出为低电平时,发光二极管D发光,同时蜂鸣器发出报警。

二、工作原理

由555定时器输出秒脉冲经过R3输入到计数器IC4的cD端,作为减计数脉冲。当计数器计数计到0时,IC4的(13)脚输出借位脉冲使十位计数器IC3开始计数。当计数器计数到00时应使计数器复位并置数24。但这时将不会显示00,而计数器从01直接复位。由于00是一个过渡时期,不会显示出来,所以本电路采用99作为计数器复位脉冲。当计数器由00跳变到99时,利用个位和十位的9即1001通过与非门Ic5去触发Rs触发器使电路翻转,从11脚输出低电平使计数器置数,并保持为24,同时D发光二极管亮,蜂鸣器发出报警声,即声光报警。按下K1时,Rs触发器翻转11脚输出高电平,计数器开始计数。若按下K2,计数器立即复位,松开K2计数器又开始计数。若需要暂停时,按下K3,振荡器停止振荡,使计数器保持不变,断开K3后,计数器继续计数。

文档评论(0)

187****2001 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档