实验译码器分析和总结.docxVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多

PAGE

PAGE1

实验八 译码器及其应用

一、实验目的:

1、掌握中规模集成译码器逻辑功能分析及测试方法;

2、学会中规模集成译码器的连接使用方法;

3、熟悉数码管的使用方法。二、实验原理:

1、译码器是一个多输入、多输出的组合逻辑电路。它的作用是把给定的代码进行“翻译”,变成相应的状态,使输出通道中相应的一路有信号输出。译码器在数字系统中有着广泛的用途,不仅适用于代码的转换,终端的数字显示,而且还适用于数据分配,存储器寻址和组合控制信号等方面。

2、译码器可分为通用译码器和显示译码器两大类。通用译码器又分为变量译码器和代码变换译码器。

(1)、变量译码器(又称二进制译码器),用以表示输入变量的状态,如2/4线译码器、3/8线译码器和4/16线译码器。若有n个输入变量,则有2n个不同的状态组合,就有2n个输出端供其使用。而每一个输出状态所代表的函数就对应一个n变量的最小项表达式。

图8-13-8译码器74LS138逻辑图及列脚排列

以3/8线译码器74LS138为例进行分析,图8-1(a)、(b)分别为其逻辑图和引脚排列图。A、A、A 为地址输入端,Y~Y 是译码器输出端,S、S、S是使能端。

2 1 0 0 7 1 2 3

表8-1为74LS138功能表,当S=1,S+S=0时,器件使能端有效,地址码所指定的输

1 2 3

出端有信号(为0)输出,其它所有输出端均无信号(为1)输出。当S=0,S+S=X时

1 2 3

或S=X,S+S=1时,译码器被禁止,所有输出同时为1。

1 2 3

表8-1

S

1

1

1

1

1

1

1

1

0

X

1

S+S

2 3

A

2

0

0

0

0

1

1

1

1

XX

A

1

0

0

1

1

0

0

1

1

XX

A

0

0

1

0

1

0

1

0

1

XX

Y

0

0

1

1

1

1

1

1

1

1

1

Y

1

1

0

1

1

1

1

1

1

1

1

Y

2

1

1

0

1

1

1

1

1

1

1

Y

3

1

1

1

0

1

1

1

1

1

1

Y

4

1

1

1

1

0

1

1

1

1

1

Y

5

1

1

1

1

1

0

1

1

1

1

Y

6

1

1

1

1

1

1

0

1

1

1

Y

7

1

1

1

1

1

1

1

0

1

1

0

0

0

0

0

0

0

0

X1

二进制译码器实际上也就是负脉冲输出的脉冲分配器。若利用使能端中的一个输入端

输入数据信息,器件就成为一个数据分配器(又称多路分配器),如图8-2所示。若在S1输入端输入数据信息,S2=S3=0,地址码所对应的输出是S1数据信息的反码;若从S2输入端输入数据信息,令S1=1,S3=0,地址码所对应的输出就是S2端数据信息的原码。若数据信息是时钟脉冲,则数据分配器便成为时钟脉冲分配器。

根据输入地址的不同组合译出唯一的地址,故可用作地址译码器。接成多路分配器,可将一个信号源的数据传输到不同的地点。

分配器输出

分配器输出

地址输入数据输入

图8-2用作数据分配器 图8-3实现逻辑函数

二进制译码器还能方便的实现逻辑函数,如图8-3所示,实现的逻辑函数是:Z=ABC+ABC+ABC+ABC

利用使能端能方便的将两个3/8译码器组合成一个4/16译码器,如图8-4所示。

图8-4用两片74LS138组合成4/16译码器

(2)二—十进制译码器CC4028

CC4028能将输入的4位二进制数表示的二—十进制数译成十进制数,其逻辑图及引脚功能如图8-5所示。其中A3A2A1A0是地址输入端,Y0~Y9是译码输出端,由逻辑图可知,CC4028的输出能拒绝伪码,当输入为1010~1111时,所有输出全为1。

此外,CC4028没有使能端,因此不能作多路分配器使用。但若用A2A1A0作地址输入端,Y8、Y9闲置不用,A3可以作为使能端使用,此时的CC4028变成了3/8线译码器,A3的选通功能与74LS138的S2、S3相同,为低电平使能。所以CC4028不仅可作为一般译码器使用,也可以作多路分配器使用或实现逻辑函数等多种功能。

(a)

(b)

图8-5 CC4028逻辑图及引脚功能

(3)数码显示译码器

a、七段发光二极管(LED)数码管

LED 数码管是目前最常用的数字显示器,图8-6(a)、(b)为共阴极管和共阳极管的电路,(c)为两种不同出线形式的引出脚功能图。

一个LED数码管可用来显示一位0~9十进制数和一个小数点。

文档评论(0)

hao187 + 关注
官方认证
文档贡献者

该用户很懒,什么也没介绍

认证主体武汉豪锦宏商务信息咨询服务有限公司
IP属地上海
统一社会信用代码/组织机构代码
91420100MA4F3KHG8Q

1亿VIP精品文档

相关文档