4.3 边沿触发的触发器:主从D触发器.pdfVIP

4.3 边沿触发的触发器:主从D触发器.pdf

  1. 1、本文档共10页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多

数字电路分析与设计

(第四章数字电路中基本触发器)

(边沿触发:主从D触发器)

主讲周箭

电工电子基础教学中心

边沿触发的触发器

边沿触发器只在CP脉冲的上升沿(或下降沿)时接收信号,并完成

翻转。

由于触发器响应输入信号的时间极短,所以边沿触发器的可靠性高,

抗干扰能力强。

目前触发器的产品一般都采用该技术。

主从D触发器

有多种可实现的电路形式。

例:右图所示电路。

电路结构:

将两个高电平触发的D触发器串联起来,用同一个CP脉冲触发;

前一个D触发器称为主触发器,后一个称为从触发器。

主从D触发器(工作原理)

CP=1:

主触发器随D状态翻转,QM=D;

从触发器Q端状态不会改变。

CP跳变为0:

主触发器状态被封锁(保持不变);

从触发器Q端状态等效为主触发器原状态,即Q=QM=D。

在一个CP脉冲周期内,分为两个节拍动作;

在CP脉冲的下降沿实现触发器的状态改变。

下降沿触发的D触发器。

主从D触发器(特点)

在CP=1期间,也会接收干扰信号并锁存在主触发器中。

一旦干扰信号消失,正确信息即可取代并锁存在主触发器中。

所以,只要在CP跳变为0之前的那个时刻无干扰信号(或干扰信号

消失),从触发器获得的状态即是正确的。

主从D触发器(CMOS型)

下图所示CMOS主从型D触发器。

电路特点:

用CMOS传输门和或非门组成主从型D触发器,提高抗干扰能力;

电路同样分主、从触发器,一个时钟周期也分两个节拍动作。

主从D触发器(CMOS型工作原理)

下图所示CMOS主从型D触发器。

CP=0:

TG、TG导通,TG、TG断开;主触发器接收D信息;从触发器不变。

1423

主从D触发器(CMOS型工作原理)

下图所示CMOS主从型D触发器。

CP=1:

TG、TG导通,TG、TG断开;主触发器保持;从触发器接收D信息。

2314

主从D触发器(CMOS型)

下图所示CMOS主从型D触发器。

在CP脉冲上升沿实现触发器状态的改变。

上升沿触发的D触发器

【例】

已知上升沿、高电平触发D触发器CP、D以及RD和SD的波形。

要求:画出两种触发器的输出Q端波形。

上升沿触发Q

高电平触发Q

为熟悉各种触发器的功能和触发特点,可通过画波形来训练。

文档评论(0)

爱因斯坦 + 关注
实名认证
文档贡献者

我爱达芬奇

1亿VIP精品文档

相关文档