9.1-9.2数字电路基础及逻辑门电路课件讲解.pptx

9.1-9.2数字电路基础及逻辑门电路课件讲解.pptx

  1. 1、本文档共44页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多

第9章

门电路及组合逻辑电路;9.1.1数字电路的基础知识;1.模拟信号:;研究模拟信号时,我们注重电路输入、输出信号间的大小、相位关系。相应的电子电路就是模拟电路,包括交直流放大器、滤波器、信号发生器等。;3.数字信号:;一个理想的周期性数字信号,可用以下几个参数来描绘:

Vm——信号幅度。

T——信号的重复周期。

tW——脉冲宽度。

q——占空比。其定义为:

;实际的矩形脉冲往往与理想的矩形脉冲不同,即脉冲的前沿与脉冲的后沿都不是陡直的,如图所示。;;6.数字电路的优点;7.数字电路的分类;1.十进制;一个十进制数数N可以表示成:;数字符号:0、1

计数规则:逢二进一

基数:2

权:2的幂;数字符号:0~7

计数规则:逢八进一

基数:8

权:8的幂;数字符号:0,1,2,3,4,5,6,7,8,9,A(10),B(11),C(12),D(13),E(14),F(15)

计数规则:逢十六进一

基数:16

权:16的幂;表1几种计数进制数的对照表;二、不同数制间转换:;;;0.8125;例3:一般十进制数:;a.二进制数转换为八进制数:将二进制数由小数点开始,整数部分向左,小数部分向右,每3位分成一组,不够3位补零,则每组二进制数便是一位八进制数。;(10011100101101001000)B;4.二进制数与十六进制数的相互转换;=(010111001011B;用一定位数的二进制数来表示十进制数码、字母、符号等信息称为编码。;9.2逻辑运算和逻辑门电路;(2)与门电路

在数字电路中,常把能够实现与运算逻辑功能的电路叫与门,其逻辑符号如图所示。

;2.或运算与或门电路

(1)或逻辑运算

决定某一事件的所有条件中,只要满足一个条件,则该事件就发生,这种因果关系称为或逻辑关系,也称或运算或者称为逻辑加。

;或门电路

当输入端A、B中任何一个或全部为高电平l(+5V)时,将至少有一个二极管导通使输出端Y为高电平l(导通时,电平钳位在4.3V)。

而当输入端A、B全部为低电平0(0V)时,二极管不导通,输出端Y必然为低电平0。

可见,它满足“全0出0,有1出1”的或逻辑关系。即输入全是低电平0时,输出为低电平0;输入有高电平时,输出为高电平。

;3.非运算和非门电路

(1)非运算

非运算表示这样的逻辑关系,当某一条件具备了,事件便不会发生,而当此条件不具备时,事件一定发生。

非运算对应的逻辑关系可以用图所示电路来示意。若;非门电路

在输入端信号为低电平时,发射结反偏,三极管截止,输出为高电平。当输入信号为高电平时,三极管工作在饱和状态,以使输出电平接近于零。

;9.2.2复合逻辑运算与复合门电路;(2)与非门电路

实现与非逻辑运算的电路叫与非门,将前面所述的二极管与门和反相器连接起来.就构成与非门。其逻辑符号如图所示。

;2或非运算和或非门电路

(1)或非运算

或非运算是或运算和非运算的复合运算。先进行或运算,后进行非运算,其表达式为

;3与或非运算和与或非门电路

(1)与或非运算

与或非运算是与、或、非三种基本逻辑的复合运算。先进行与运算,再进行或运算,最后进行非运算,其表达式为

;(2)同或运算

若两个输入变量A、B的取值相同,则输出变量Y为1。若A、B取值相异,则Y为0,这种逻辑关系称为同或逻辑关系,其逻辑表达式为

;9.2.3集成门电路;2.集电极开路的门电路(OC门)

图是OC门的电路结构,这种门电路就是将图电路中的V3和V4去掉,就构成了集电极开路与非门。在工作时需要在输出端外接负载电阻和电源。图为其逻辑符号。

;3.三态输出门(TSL)

(1)三态输出门

三态输出门简称三态门,是指能输出高电平、低电平和高阻三种状态的门电路。

;CMOS逻辑门电路;2.CMOS与非门

(1)电路结构与原理

如图所示电路为两个输入端的CMOS与非门,两个串联的NMOS管VN1和VN2作为驱动管,两个并联的PMOS管VP1和VP2作为负载管。

;3.CMOS或非门

(1)电路结构与原理

如图所示电路为两个输入端的CMOS或非门,电路中两个PMOS负载管串联,两个NMOS驱动管并联。

文档评论(0)

***** + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档