计算机组成原理章习题参.pdfVIP

  1. 1、本文档共12页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多

第5章习题参考答案

1.请在括号内填入适当答案。在CPU中:

(1)保存当前正在执行的指令的寄存器是(IR);

(2)保存当前正在执行的指令地址的寄存器是(AR)

(3)算术逻辑运算结果通常放在(DR)和(通用寄存器)。

2.参见图5.15的数据通路。画出存数指令“STORl,(R2)”的指令周期流程

图,其含义是将寄存器Rl的内容传送至(R2)为地址的主存单元中。标出各微操

作信号序列。

解:

STOR1,(R2)的指令流程图及微操作信号序列如下:

STOR1,(R2)

(PC)→ARPC,G,AR

Oi

(M)→DRR/W=R

(DR)→IRDR,G,IR

Oi

(R2)→ARR,G,AR

2Oi

(R1)→DRR,G,DR

1Oi

(DR)→MR/W=W

3.参见图5.15的数据通路,画出取数指令“LAD(R3),R0”的指令周期流程图,

其含义是将(R3)为地址主存单元的内容取至寄存器R2中,标出各微操作控制信

号序列。

解:

LADR3,(R0)的指令流程图及为操作信号序列如下:

LAD(R3),R0

PC

文档评论(0)

187****2251 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档