- 1、本文档共18页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
北京理工大学计算机学院第4章数值的机器运算
北京理工大学计算机学院第4章运算器是计算机进行算术运算和逻辑运算的主要部件,运算器的逻辑结构取决于机器的指令系统、数据表示方法和运算方法等。本章主要讨论数值数据在计算机中实现算术运算和逻辑运算的方法,以及运算部件的基本结构和工作原理。
北京理工大学计算机学院第4章4.1基本算术运算的实现4.2定点加减运算4.3带符号数的移位和舍入操作4.4定点乘法运算4.5定点除法运算4.6规格化浮点运算4.7十进制整数的加减运算4.8逻辑运算与实现4.9运算器的基本组成与实例
北京理工大学计算机学院4.1基本算术运算的实现4.1.1加法器加法器是由全加器再配以其他必要的逻辑电路组成的。1.全加器基本的加法单元称为全加器,它要求三个输入量:操作数Ai和Bi、低位传来的进位Ci-1,并产生两个输出量:本位和Si、向高位的进位Ci。FAAiBiSiCi-1Ci
北京理工大学计算机学院4.1基本算术运算的实现全加器的逻辑表达式为Si=Ai⊕Bi⊕Ci-1Ci=AiBi+(Ai⊕Bi)Ci-12.串行加法器与并行加法器在串行加法器中,只有一个全加器,数据逐位串行送入加法器进行运算。如果操作数长n位,加法就要分n次进行,每次只能产生一位和。
北京理工大学计算机学院4.1基本算术运算的实现并行加法器由多个全加器组成,其位数的多少取决于机器的字长,数据的各位同时运算。并行加法器虽然操作数的各位是同时提供的,但低位运算所产生的进位有可能会影响高位的运算结果。例如:11…11和00…01相加,最低位产生的进位将逐位影响至最高位。因此,并行加法器的最长运算时间主要是由进位信号的传递时间决定的。提高并行加法器速度的关键是尽量加快进位产生和传递的速度。
北京理工大学计算机学院4.1基本算术运算的实现4.1.2进位的产生和传递进位表达式Ci=AiBi+(Ai⊕Bi)Ci-1进位产生函数用Gi表示进位传递函数用Pi表示Gi的含义是:若本位的两个输入均为1,必然要向高位产生进位。Pi的含义是:当两个输入中有一个为1,低位传来的进位Ci-1将超越本位向更高的位传送。∴Ci=Gi+PiCi-1AiBiAi⊕Bi
北京理工大学计算机学院4.1基本算术运算的实现把n个全加器串接起来,就可进行两个n位数的相加。串行进位又称行波进位,每一级进位直接依赖于前一级的进位,即进位信号是逐级形成的。C1=G1+P1C0C2=G2+P2C1Cn=Gn+PnCn-1…
北京理工大学计算机学院4.1基本算术运算的实现串行进位链的总延迟时间与字长成正比。假定,将一级门的延迟时间定为ty,从上述公式中可看出,每形成一级进位的延迟时间为2ty。在字长为n位的情况下,若不考虑Gi、Pi的形成时间,从C0→Cn的最长延迟时间为2nty。FAFAFA…C1C2Cn-1CnA1B1A2B2AnBnS1S2SnC0
北京理工大学计算机学院4.1基本算术运算的实现4.1.3并行加法器的快速进位1.并行进位方式并行进位又叫先行进位、同时进位,其特点是各级进位信号同时形成。C1=G1+P1C0C2=G2+P2C1=G2+P2G1+P2P1C0C3=G3+P3G2+P3P2G1+P3P2P1C0C4=G4+P4G3+P4P3G2+P4P3P2G1+P4P3P2P1C0
北京理工大学计算机学院4.1基本算术运算的实现上述各式中所有各位的进位均不依赖于低位的进位,各位的进位可以同时产生。这种进位方式是快速的,若不考虑Gi、Pi的形成时间,从C0→Cn的最长延迟时间仅为2ty。随着加法器位数的增加,Ci的逻辑表达式会变得越来越长,所以,完全采用并行进位是不现实的。
北京理工大学计算机学院4.1基本算术运算的实现2.分组并行进位方式实际上,通常采用分组并行进位方式。这种进位方式是把n位字长分为若干小组,在组内各位之间实行并行快速进位,在组间既可以采用串行进位方式,也可以采用并行快速进位方式,因此有两种情况。注意
北京理工大学计算机学院4.1基本算术运算的实现(1)单级先行进位方式这种进位方式又称为组内并行、组间串行方式。以16位加法器为例,可分为四组,每组四位。第1小组组
文档评论(0)