微机原理与接口技术(第3版)习题与答案 第12章 .doc

微机原理与接口技术(第3版)习题与答案 第12章 .doc

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多

微机原理与接口技术(第3版)习题答案

PAGE

PAGE1

第12章习题答案

12-1简述80X86的发展历史。

【解答】

1978年,Intel推出了16位8086CPU,这是该公司生产的第一个16位芯片;

1982年,Intel推出80286CPU;

1985年,Intel80x86微处理器进入第三代80386;

1989年,Intel出品80486CPU;

1993年,Intel公司制造成功Pentium,即俗称的80586微处理器;

1995年,Intel正式推出PentiumPro,原来被称为P6,中文名成为“高能奔腾”;

1996年,Intel公司将多媒体扩展(Multi-MediaeXtension,MMX)技术应用于Pentium之后的芯片,就是之后的MMX?Pentium也称为P55C;

1997年,Intel公司基于Pentium?Pro采用MMX技术的微处理器芯片推出PentiumII;

1999年,针对国际互连网和三维多媒体程序的应用要求,Intel又采用数据流SIMD扩展SSE技术(原称为MMX-2)开发了PentiumIII;

2000年5月,Intel公司推出Pentium4。

12-2以80486为例说明32位微处理器内部结构由哪几部分组成?阐述各部分的作用。

【解答】

32位微处理器内部由总线接口部件、高速缓存部件、代码预取部件、指令译码部件、浮点数部件、执行部件、段部件、分页部件、内部数据总线、内部控制总线组成。

总线接口部件:实现内部总线与外部总线的联系。

高速缓存部件:用于减少微处理器对内存的访问次数,提高程序运行速度。

代码预取部件:对代码做取入、排队分析、分解等译码的前期准备工作。

指令译码部件:从指令预取队列中取出指令进行译码。

浮点数部件:完成执行部件不善长的浮点数运算、双精度运算等数学运算任务。

执行部件:它是微处理器的核心部件。主要完成一般的算术运算、逻辑运算、及数据传送等任务。

分段部件:提供对内存分段管理的硬件支持。

分页部件:提供对内存分页管理的硬件支持。

12-380486的寄存器分为哪几类?分别是什么寄存器?

【解答】

80486CPU的寄存器按功能可分为四类:基本寄存器、系统寄存器、调试和测试寄存器以及浮点寄存器。

12-464位CPU主要采用IA-64架构和X86-64架构?两者有何异同?

【解答】

英特尔公司根据处理器支持的寻址位宽不同,采用了两种互不通用的策略:IA-32和??IA-64,这两种架构的指令集是不能兼容的。

AMD公司在对待64位处理器的设计问题上,采用的策略与英特尔公司完全不同。它所采用的策略是X86-64架构。简单地说,就是在原来X86架构的基础上进行升级和改造。通过改造使得X86-64架构在增加寻址位宽的同时,又能向下兼容以往的X86架构,于是,AMD公司通过这个策略,使得其设计的64位处理器可以在32位基至16位的应用环境下运行。

12-5高性能微处理器有哪些新技术?

【解答】

流水线技术(Pipeline)、精简指令集(RISC)技术、多媒体扩展(MMX)技术、单指令多数据(SIMD)技术、线程级并行(TLP)技术、低功耗管理(LPM)技术。

12-6名词解释:(1)流水线技术;(2)指令预取;(3)多媒体扩展;(4)单指令多数据技术。

【解答】

流水线技术是一种同时进行若干操作的并行处理方式;

将要被取出指令的指令队列;

在原有指令集的基础上计入图像、音频、视频和通信方面的程序,使微机对多媒体的处理能力较原来有了大幅度提升;

对一条命令多个数据同时进行处理。

12-7如何理解同时多线程技术和单芯片多处理器技术两种线程级并行技术?

【解答】

同时多线程技术(SimultaneousMulti-threadingTechnology),通过复制处理器上的结构状态,让同一个处理器上的多线程同时执行并共享处理器的执行资源,同时减少水平浪费与垂直浪费,最大限度地提高部件的利用率。

单芯片多处理器(ChipMulti-Processors,简称CMP),也指多核心。CMP是由美国斯坦福大学提出的,其思想是将大规模并行处理器中的SMP(对称多处理器)集成到同一芯片内,各个处理器并行执行不同的进程。

12-8高性能通用处理器采用哪些低功耗管理技术?

【解答】

制程工艺提升;

降低电压;

减少晶体管数量;

降低频率;

其他方法:高级分支预测、宏指令融合、功耗优化总线、专属堆栈管理器。

您可能关注的文档

文档评论(0)

lai + 关注
实名认证
内容提供者

精品资料

版权声明书
用户编号:7040145050000060

1亿VIP精品文档

相关文档