- 1、本文档共56页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
西安欧亚学院本科毕业论文(设计)
西安欧亚学院
本科毕业论文(设计)
题目:基于VHDL的多功能数字钟设计
学生姓名:
指导教师:
所在分院:
专业:
班级:
二O年月
西安欧亚学院本科毕业论文(设计)
基于VHDL的多功能数字钟设计
摘要:
本设计为一个多功能的数字钟,具有时、分、秒计数显示功能、
校时功能、定时闹钟功能以及校园打铃功能。此数字钟是一个将“时”、
“分”、“秒”显示于人的视觉器官的计时装置,它的计时周期为24小时,
显示满刻度为23时59分59秒;校时功能可以根据需要自行设置时间;
本课题还应定时闹铃功能,可以在任意时间响闹铃;此外,本课题具有
校园打铃功能,即在每天固定时间(春季和夏季作息时间不同)响铃20s。
本设计采用EDA技术,以硬件描述语言VHDL为系统逻辑描述手
段设计文件,在QuartusII9.0工具软件环境下,采用自顶向下的设计方
法,由各个基本模块共同构建了一个基于FPGA的数字钟。硬件系统主
芯片采用EP1C6TC144,整个软件方案由时钟模块、控制模块、计时模
块、数据译码模块、显示以及报时模块组成。经编译和仿真所设计的程
序,在可编程逻辑器件上下载验证。本系统用晶体振荡器产生时间标准
信号,这里采用石英晶体振荡器,然后经过分频得到需要的秒计时信号。
根据60秒为1分、60分为1小时、24小时为1天的计数周期,分别组
成两个60进制(秒、分)、一个24进制(时)的计数器,构成秒、分、
时的计数,实现计时的功能。显示器件选用LED七段数码管,在译码
显示电路输出的驱动下,显示出清晰、直观的数字符号。
关键词:数字钟;硬件描述语言;VHDL;FPGA;键盘接口
西安欧亚学院本科毕业论文(设计)
Multi-FunctionalDigitalClockBased
onVHDL
Abstract:
Theproposeofthisthesisistodesignamulti-functionaldigital
clockwiththehour,minuteandseconddisplayfunction,timeadjusting
function,thealarmfunctionandthecampusringfunction.Thisdigitalclock
candisplayhour,minuteandsecond,whichhasantimingperiodof24
hours,andthemaximumtimeis23:59:59.Withtimeadjustingfunction,
onecansetarbitrarytimemanually.Thisclockshouldalsohavealarm
functionthatcanringatdesiredtime.Besides,thisdesigncanbeusedasa
campusringsystem,i.e.ringatpre-settedtime,whichisdifferentatspring
andautumn.
ThisdesignisbasedonEDAtechnique,anduseVHDLasthe
programinglanguage.InQuartusII9.0,weusetheDowndesignmethod,
文档评论(0)