- 1、本文档共69页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
北京理工大学计算机学院1.2计算机的硬件组成Cache主存储器辅助存储器三级存储系统小大容量北京理工大学计算机学院1.2计算机的硬件组成Cache主存储器辅助存储器三级存储系统贵贱价格/位北京理工大学计算机学院1.2计算机的硬件组成Cache主存储器辅助存储器主存储器可由CPU直接访问,用来存放当前正在执行的程序和数据。主存储器主存储器主存储器北京理工大学计算机学院1.2计算机的硬件组成Cache主存储器辅助存储器主存储器主存储器辅助存储器辅助存储器辅助存储器辅助存储器设置在主机外部,CPU不能直接访问,用来存放暂时不参与运行的程序和数据,需要时再传送到主存。北京理工大学计算机学院1.2计算机的硬件组成Cache主存储器辅助存储器主存储器主存储器辅助存储器辅助存储器辅助存储器CacheCacheCache高速缓冲存储器(Cache)CPU可以直接访问,用来存放当前正在执行的程序中的活跃部分(副本),以便快速地向CPU提供指令和数据。北京理工大学计算机学院1.2计算机的硬件组成4.运算器运算器是对信息进行处理和运算的部件,经常进行的运算是算术运算和逻辑运算,因此运算器的核心是算术逻辑运算部件ALU。运算器中有若干个寄存器(如累加寄存器、暂存器等)。5.控制器控制器是整个计算机的指挥中心。控制器中主要包括时序控制信号形成部件和一些专用的寄存器。北京理工大学计算机学院1.2计算机的硬件组成1.2.2各大部件之间的连接将各大基本部件,按某种方式连接起来就构成了计算机的硬件系统。1.总线结构(小、微型机的典型结构)目前许多计算机的各大基本部件之间是用总线(Bus)连接起来的。总线是一组能为多个部件服务的公共信息传送线路,它能分时地发送与接收各部件的信息。北京理工大学计算机学院1.2计算机的硬件组成总线特点:共享分时小型、微型机的设计目标是以较小的硬件代价组成具有较强功能的系统,而总线结构正好能满足这一要求。北京理工大学计算机学院1.2计算机的硬件组成接口接口外设外设…CPU主存储器系统总线单总线结构北京理工大学计算机学院1.2计算机的硬件组成单总线并不是指只有一根信号线。系统总线按传送信息的不同又可以细分为:地址总线、数据总线和控制总线。地址总线(AddressBus)由单方向的多根信号线组成,用于CPU向主存、外设传输地址信息;数据总线(DataBus)由双方向的多根信号线组成,CPU可以沿这些线从主存或外设读入数据,也可以沿这些线向主存或外设送出数据;控制总线(ControlBus)上传输的是控制信息,包括CPU送出的控制命令和主存/外设反馈给CPU的状态信号。北京理工大学计算机学院1.2计算机的硬件组成2.大、中型计算机的典型结构大、中型计算机系统的设计目标更着重于系统功能的扩大与效率的提高。通道是承担I/O操作管理的主要部件,主机可以连接多个通道,每个通道可以接一台或几台设备控制器,每个设备控制器又可接一台或几台外部设备,这样整个系统就可以连接很多的外部设备。北京理工大学计算机学院第四级第三级第二级1.2计算机的硬件组成主存CPU通道通道设备控制器设备控制器设备控制器设备控制器外设外设外设外设外设外设外设外设主机…第一级北京理工大学计算机学院1.2计算机的硬件组成1.2.3不同对象观察到的计算机硬件系统一般用户观察到的计算机硬件系统北京理工大学计算机学院1.2计算机的硬件组成专业用户观察到的计算机硬件系统北京理工大学计算机学院1.2计算机的硬件组成计算机设计者观察到的计算机硬件系统北京理工大学计算机学院1.2.4冯·诺依曼结构和哈佛结构的存储器设计思想1.冯·诺伊曼结构冯·诺依曼结构也称普林斯顿结构,是一种将程序指令存储器和数据存储器合并在一起的存储器结构。指令存储地址和数据存储地址指向同一个存储器的不同物理位置。使用冯·诺伊曼结构
您可能关注的文档
- 常用金属材料的彩色金相图谱.ppt
- 计算机网络第2章.ppt
- 计算机网络第2章:OSI层次:物理层.ppt
- 计算机网络第3章.ppt
- 计算机网络第3章:OSI层次:数据链路层.ppt
- 计算机网络第4章.ppt
- 计算机网络第4章:OSI层次:网络层.ppt
- 计算机网络第5章:OSI层次:传输层.ppt
- 计算机网络第6章.ppt
- 计算机网络第6章:OSI层次:会话、表示、应用层.ppt
- 2023年江苏省镇江市润州区中考生物二模试卷+答案解析.pdf
- 2023年江苏省徐州市邳州市运河中学中考生物二模试卷+答案解析.pdf
- 2023年江苏省苏州市吴中区中考冲刺数学模拟预测卷+答案解析.pdf
- 2023年江苏省南通市崇川区田家炳中学中考数学四模试卷+答案解析.pdf
- 2023年江西省吉安市中考物理模拟试卷(一)+答案解析.pdf
- 2023年江苏省泰州市海陵区九年级(下)中考三模数学试卷+答案解析.pdf
- 2023年江苏省苏州市高新二中中考数学二模试卷+答案解析.pdf
- 2023年江苏省南通市九年级数学中考复习模拟卷+答案解析.pdf
- 2023年江苏省南通市海安市九年级数学模拟卷+答案解析.pdf
- 2023年江苏省泰州市靖江外国语学校中考数学一调试卷+答案解析.pdf
文档评论(0)