数字电路基础教程.ppt

  1. 1、本文档共855页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
根据相关教材和网络资源整理制作,可作为授课教师的参考资料和专业学生、从业人员的自学资料。如有侵权,请联系删除!

状态转换图扭环形计数器的优点:状态利用率提高了一倍第5章时序逻辑电路主要要求:了解顺序脉冲发生器和序列信号发生器的逻辑功能及实现方法。5.7顺序脉冲发生器和序列信号发生器第5章时序逻辑电路一、顺序脉冲发生器用来产生一组顺序脉冲的逻辑电路。一、顺序脉冲发生器1000010000100001优点:结构简单;缺点:使用的触发器数目较多,还需采用能自启动的反馈逻辑电路。方法一:由环形计数器实现方法二:小规模计数器+译码器实现第5章时序逻辑电路方法二:小规模计数器+译码器实现第5章时序逻辑电路缺点:由于竞争冒险的存在,输出端可能会产生干扰尖峰脉冲小规模实现电路较为复杂方法三:集成计数器+译码器实现第5章时序逻辑电路方法三:集成计数器+译码器实现第5章时序逻辑电路CT74LS160(162)的计数态序表00001010019000181110701106101050010411003010021000100000Q0Q1Q2Q3计数器状态计数顺序00001611111501111410111300111211011101011010019000181110701106101050010411003010021000100000Q0Q1Q2Q3计数器状态计数顺序CT74LS161(163)的计数态序表二、序列信号发生器序列信号:在同步脉冲的作用下,按一定周期循环的一组二进制信号。如111011101110…,每隔4位重复一次1110,称为4位序列脉冲信号。第5章时序逻辑电路序列信号发生器:产生序列信号的电路序列脉冲信号广泛用于数字设备测试、通信和遥控中,作为识别信号或基准信号等。[例]设计一个脉冲序列为10100的序列脉冲发生器。即在输入脉冲作用下,周期性地依次输出数码“1、0、1、0、0”。解:设计步骤由于上述5个状态中无重复状态,因此不需要进行状态化简。S0S1S2/1/0S3S4/1/0/0(1)根据设计要求设定状态,画状态转换图。由于串行输出脉冲序列为10100,故电路应有5种工作状态,将它们分别用S0、S1、???、S4表示;将串行输出信号用Y表示,则可列出下图所示的状态转换图。方法一:基于小规模触发器设计实现(2)状态分配,列出状态转换编码表。将电路状态用二进制码进行编码,通常采用自然二进制码。采用的码位数n与电路状态数N之间应满足2n≥N2n-1由于电路有5个状态,因此宜采用三位二进制代码。现采用自然二进制码进行如下编码:S0=000,S1=001,???,S4=100,由此可列出电路状态转换编码表如下:0000001S40001110S31110010S20010100S11100000S0YQ0n+1Q1n+1Q2n+1Q0nQ1nQ2n输出次态现态状态转换顺序(3)根据状态转换编码表求输出方程和状态方程。10Q2nQ1nQ0n01000111××0100×0Q2nQ1nQ0n01000111××0010×11010Q2nQ1nQ0n01000111××0001×110Q2nQ1nQ0n01000111××0001×1Q2n+1

图Q1n+1

图Q0n+1

图Y

图输出方程为状态方程为nnnnnnnnnnnnnnnnnnnQQQQQQQQQQQQQQQQQQQ0020210101011221021

文档评论(0)

139****1983 + 关注
实名认证
内容提供者

副教授、一级建造师持证人

一线教师。

领域认证该用户于2023年06月21日上传了副教授、一级建造师

1亿VIP精品文档

相关文档