- 1、本文档共10页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
电子技术课程设计报告
设计题目:数字显示30秒倒计时器
电路设计
1、课程设计目的、意义
设计目的:
(1)依照原理图分析各单元电路的功能;
(2)熟悉电路中所用到的1各集成块的1管脚及其功能;
(3)进行电路的装接、调试,直到电路能达到规定的设计要求;
(4)写出完整、详细的课程设计报告。
设计意义:
数字显示30秒倒计时器是一个简单的数字电路,但是它能够扩展到很多实际
应用当中来,比如篮球倒计时器、交通灯倒计时器等等。
2、设计题方案比较、论证
设计方案:
分析设计任务,计数器和操纵电路是系统的要紧部份。计数器完成30秒计
时功能,而操纵电路具有直接操纵计数器的启动设计、译码显示电路的显示和灭
灯功能。
当启动开关闭合时,操纵电路应封锁时钟信号CP,同时计数器完成置数功
能,译码显示电路显示“30”字样;当启动开关断开时,计数器开始计数;处于
维持状态。
系统设计框图如图2-1所示。数字显示30秒倒计时器实验电路如图2-2所
示。
译码显示
秒脉冲信
减法计数器
号发生器
置数控制
图2-1
图2-2
3、各单元电路设计,元器件参数计算、选择、电路图绘制,整体
电路图
递减计数器模块
计数器选用汇总规模集成电路74LS192进行设计较为简单,74LS192是十进
制可编程同步加锁计数器,它采纳8421码二-十进制编码,而且有直接清零、置
数、加锁计数功能。
图2-3是74LS192外引脚。
图中CP、CP别离加计数、减计数的时钟脉冲输入端(上升沿有效)。LD
UD
是异步并行置数操纵端(低电平有效),CO、BO别离是进位、借位输出端(低
电平有效),CR是异步清零端,D-D是并行数据输入端,Q-Q是输出端。
3030
74LS192的功能表见下表所示。
秒信号产生器
秒信号产生器的电路是利用555按时器(图3-1)组成的秒信号发生
器。NE555芯片有单稳态电路功能,可发生
方波信号,可适当的选择电阻、电容,使
其输出信号的周期为1秒。本电路输出脉冲的周期为:
T=*(R1+2*R2)*C,假设T=1s,令C=10μF,R1=39kΩ,那么
R2=51kΩ。假设T=1s,令C=10μF,R1=39kΩ,那么
R2=51kΩ。取一固定值电阻47kΩ与一5kΩ的电位器相串联代替电阻R2。
在调试电路时调剂电位器Qp,使输出脉冲周期为1S.
秒信号发生器电路实现如上图3-2:
图3-1
图3-2
7段译码器模块
咱们的实验室元器件提供的是74ls248译码管,它是共阳极7段译码器,能
直接和共阴极7段显示管连用,不需另加电阻,其引脚排列与功能如图3-3所示:
图3-3
7段数码显示管模块
它是由假设干个发光二极管组成显示的字段。当二极管导通时相应的一个点
或一个笔画发光,操纵不同组合的二极管导通,就能够显示出各类字符。
共阳:将所有发光二极管的阳极连在一路,公共端3,8接高电平,当某个
字段的阴极接低电
文档评论(0)