- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
实验一LED显示控制
一、硬件介绍
1)C28X芯片提供了56个多功能引脚,用户可以将这些引脚作为片内外设的输入输出引脚,
当不使用片内外设时,也可以将他们作为数字I/O口。本实验是将其用作GPIO口,如
图1所示。
图1GPIO口应用
2)74HC164是一个8位的串并行数据转换的芯片,其时序图如图2所示。
图274164工作时序图
由图2知,输入端A和B相与是74HC164的输出,若输入信号只有一个(A端),则可
以将其中一个输入端置1(B端),则可将输入的串行信号(A端)转化成并行输出(QA--QH)。
CLEAR是低电平有效的复位信号,即CLEAR为低电平时,输出端(QA—QH)全部置0,
其为高电平时芯片可正常工作。
CLOCK是上升沿有效的时钟信号,即每来一个上升沿,输入的数据就会传一位,输出端
QA会输出最新的输入信号,而QB则重复前一个时钟的QA,QC则重复前一个时钟的QB,……
待满8个上升沿时,一个输入的8位串行数据就被转换成8位的并行数据输出。
3)8×8LED的显示模块如图3所示。
图38×8LED的显示模块
由图3可知,若要是LED正常发光,将LED的正向加高电平,负向加低电平即可。显
示图像或字可通过动态扫描得到结果。
二、硬件连接
实验模块控制模块
GLEDDISPLAYADSPSECTION
LED_A2(J32)SPISIMOA(J34)
LED_B2(J32)SPISOMIA(J34)
CLKIN2(J32)SPICLKA(J34)
/CLR2(J32)SPISTEA(J34)
LED_A1(J5)PWM7(J35)
LED_B1(J5)PWM8(J35)
/CLKIN1(J5)PWM9(J35)
/CLR1(J5)PWM10(J35)
除此之外,通过用跳线头短接J6(GLEDDISPLAY)的VCC和U2VCC为LEDDISPLAY模
块供电。用跳线头短接J61(ADSPSECTION)的GND和1DIR以及J62(ADSPSECTION)的GND
和2DIR,将ADSPSECTION模块的缓冲设为输出。
三、软件设计
#defineDINAGpioDataRegs.GPFDAT.bit.GPIOF0
#defineDINBGpioDataRegs.GPFDAT.bit.GPIOF1
#defineCLK2GpioDataRegs.GPFDAT.bit.GPIOF2
#defineCLEAR2GpioDataRegs.GPFDAT.bit.GPIOF3
#defineDINCGpioDataRegs.GPBDAT.bit.GPIOB0
#defineDINDGpioDataRegs.GPBDAT.bit.GPIOB1
#defineCLK1GpioDataRegs.GPBDAT.bit.GPIOB2
#defineCLEAR1GpioDataRegs.GPBDAT.bit.GPIOB3
//Prototypestatementsforfunctionsfoundwithinthisfile.
//interruptvoidISRTimer2(void);
voiddelay_loop(void);
voidGpio_select(void);
voidsendto1(unsignedchardab);
voidsendto2(unsignedchardat);
voidDELAY(
原创力文档


文档评论(0)