集成电路CAD实验报告 .pdfVIP

  1. 1、本文档共18页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多

集成电路CAD实验报告

集成电路CAD实验报告

姓名:席悦学号:2120503018班级:微电子31班

一、实验目的:

通过设计一个简单的缓冲器的原理图到最终的版图,对Cadence

的Composer,AnalogDesignEnvironment,Virtuoso,Assura等

各大功能模块逐一了解,使学生掌握模拟集成电路设计的总体流程,

为日后的学习、工作打下坚实的基础。

二、实验项目:

1.缓冲器的设计:

在配置好Cadence之后,进入Cadence的CIW界面。

为设计一个完整的缓冲器,首先需要设计一个反相器。利用

Cadence的电路编辑工具Composer-Schematic绘制如下图所示的

inverter电路:

之后利用此inverterSchematic构建如下图所示的inverter

Symbol:

我们知道,一个Buffer是由两个Inverter组成,利用前边构建

InverterSchematic的方法,画出缓冲器Buffer的电路原理图:

其中的反相器直接调用之前做好的Inverter的Symbol。同样的,

利用此缓冲器的原理图生成相应的缓冲器Symbol图:

之后构建仿真电路,对所设计的Buffer电路进行电路仿真

(ADE)。仿真电路图如下:

在仿真过程中,我们分别采用tt,ss,ff工艺角进行仿真,得到了

如下的波形图和仿真数据:

①tt工艺角:

其相应数据参数为:

Marker,/I5/V1,/OUT,/IN

M0:Y,900mV,900mV,900mV

x[0],111.36ps,778.31ps,50ps

x[1],5.1063ns,5.9952ns,5.05ns

②ss工艺角:

其相应数据参数为:

Marker,/I5/V1,/OUT,/IN

M0:Y,900mV,900mV,900mV

x[0],121.55ps,927.99ps,50ps

x[1],5.1155ns,6.1676ns,5.05ns

③ff工艺角:

其相应数据参数为:

Marker,/I5/V1,/OUT,/IN

M0:Y,900mV,900mV,900mV

x[0],103.43ps,653.72ps,50ps

x[1],5.0984ns,5.8613ns,5.05ns

④分析总结:

通过对不同工艺角的仿真,可以清晰的看到ss的上升延迟和下降

延迟时间最长,而ff的上升延迟和下降延迟最短,而tt工艺角是上升

延迟和下降延迟的典型值。

仿真结束之后,利用Cadence的Virtuoso工具,进行Buffer缓

冲器的Layout版图绘制。其中,Buffer的第一级inverter反相器采用

常规的栅结构,而第二级inverter反相器采用栅插指结构,分别绘制

两个inverter反相器的版图,然后将其进行连接构成所需要的Buffer

反相器。最终的版图如下:

版图绘制完成之后,需要对其进行一系列的检查,以确保其符合

版图设计规则并与所设计的电路原理图所相对应。即进行DRC设计规

则检查和LVS版图和原理图一致性检验。经过一系列调试修改之后,

所得版图与电路原理图通过LVS和DRC检验。

之后对版图的寄生参数进行提取,即进行AssuraRCX,得到如下

图的RCX结果:

最后,利用Cadence的层次化工具Hierarchy来管理所做的设计,

并对比寄生参数提取前后的结果。

①不带寄生参数的原理图仿真:

其相应数据参数为:

Marker,/I5/V1,/OUT,/IN

M0:Y,900mV,900mV,900mV

x[0],111.36ps,778.31ps,50ps

x[1],5.1063ns,5.9952ns,5.05ns

②带寄生参数的原理图仿真:

其相应数据参数为:

Marker,/I5/V1,/OUT,/IN

文档评论(0)

134****7092 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档