- 1、本文档共12页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
饭疏食,饮水,曲肱而枕之,乐亦在其中矣。不义而富且贵,于我如浮云。——《论语》
《电子技术基础》实验指导书电子技术课组编
信息与通信工程学院
实验三基本门电路逻辑功能的测试
一.实验类型——验证性+设计
二.实验目的
1.熟悉主要门电路的逻辑功能;
2.掌握基本门电路逻辑功能的测试方法;
3.会用小规模集成电路设计组合逻辑电路。
三.实验原理
1.集成电路芯片介绍
数字电路实验中所用到的集成芯片多为双列直插式,其引脚排列规则如图1-
1。其识别方法是:正对集成电路型号或看标记(左边的缺口或小圆点标记,从左下
角开始按逆时针方向以1,2,3„依次排列到最后一脚。在标准形TTL集成电路中,电
源端Vcc一般排在左上端,接地端(GND一般排在右下端,如74LS00。若集成芯片
引脚上的功能标号为NC,则表示该引脚为空脚,与内部电路不连接。本实验采用的
芯片是74LS00二输入四与非门、74LS20四输入二与非门、74LS02二输入四或
非门、74LS04六非门,逻辑图及外引线排列图见图1-1。
图1-1逻辑图及外引线排列
饭疏食,饮水,曲肱而枕之,乐亦在其中矣。不义而富且贵,于我如浮云。——《论语》
2.逻辑表达式:非门
1-1
2输入端与非门
1-2
4输入端与非门
1-3
或非门
1-4
饭疏食,饮水,曲肱而枕之,乐亦在其中矣。不义而富且贵,于我如浮云。——《论语》
对于与非门,其输入中任一个为低电平“0”时,输出便为高电平“1”。只有当所
有输入都为高电平“1”时,输出才为低电平“0”。对于TTL逻辑电路,输入端如果悬
空可看做;逻辑1,但为防止干扰信号引入,一般不悬空,可将多余的输入端接高电平
或者和一个有用输入端连在一起。对MOS电路输入端不允许悬空。对于或非门,
闲置输入端应接地或低电平。四.实验内容及步骤1.逻辑功能测试
①与非门逻辑功能的测试:
*将74LS20插入实验台14P插座,注意集成块上的标记,不要插错。*将集成块
Vcc端与电源+5V相连,GND与电源“地”相连。
*选择其中一个与非门,将其4个输入端A、B、C、D分别与四个逻辑开关
相连,输出端Y与逻辑笔或逻辑电平显示器相连,如图1-2。根据表1-1中输入端的
不同状态组合,分别测出输出端的相应状态,并将结果填入其中。
饭疏食,饮水,曲肱而枕之,乐亦在其中矣。不义而富且贵,于我如浮云。——《论语》
②或非门逻辑功能的测试:
表1-1
将74LS02集成芯片按照上述方法插入实验台的14P插座,选择其中一个或非
门,将其输入端与逻辑电平相连,输出端与逻辑笔相连,如图1-3。根据表1-2中输入
端的不同状态组合,分别测出输出端的相应状态,并将结果填入其中。表1-2
饭疏食,饮水,曲肱而枕之,乐亦在其中矣。不义而富且贵,于我如浮云。——《论语》
图1-3
③用上述同样的方法测试74LS00、74JS04的逻辑功能。
2.传
文档评论(0)