网站大量收购闲置独家精品文档,联系QQ:2885784924

寄存器实验报告.pdf

  1. 1、本文档共7页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多

实验报告

实验名称_______________

姓名__________学号___________

同组同学姓名__________学号__________

实验日期______________

实验完成日期______________

1.实验题目名称:寄存器实验

2.实验目的:1)掌握QuartusII5.0软件的图形编辑、编译、仿真的

设计流程。

2)学习74670三态输出寄存器堆的使用。

3)了解寄存器组的使用,设计出完善的寄存器组。

3.实验内容:设计出功能完善的寄存器组,并对设计的正确性进行验

证。具体要求如下:

1)用图形方式设计出寄存器组的电路原理图。

2)测试波形要用时序仿真实现,现将不同的数据连续

写入4个寄存器后,在分别读出。

3)将设计文件封装成器件符号。

4)数据的宽度最好为16位。

4.实验设计思想:

在主机系统中,寄存器组用于暂存程序运行过程中所需要的各种数据。

可以采用具有三态功能的两片4位片的74LS760芯片进行设计。构成

4字*8位的寄存器组。通用寄存器组的设计原理图如下:

通用寄存器组的设计原理图

5.芯片封装图

通用寄存器组芯片封装图

图中RA,RB输出控制管脚接收需要读出信息的通用寄存器地址,在

RE读控制信号的作用下,输出相应寄存器中的数据到输出管脚Q0~Q7

端。WA,WB输入控制管脚接收需要写入信息的通用寄存器的地址,

在WE写控制信号的作用下,把输入管脚D0~D7的输入数据写入到相

应的寄存器中。其通用寄存器的“写”“读”功能控制方式可参见表

5-2,5-3.

6.逻辑电路图

6.实验结果:

7.实验小结:

1)实验过程中所遇到的问题及其分析:

2)解决的方法:

3)实验收获:

4)对实验的意见和建议:

文档评论(0)

153****9248 + 关注
实名认证
内容提供者

专注于中小学教案的个性定制:修改,审批等。本人已有6年教写相关工作经验,具有基本的教案定制,修改,审批等能力。可承接教案,读后感,检讨书,工作计划书等多方面的工作。欢迎大家咨询^

1亿VIP精品文档

相关文档