- 1、本文档共21页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
處理器構件一、基礎知識流水線的基礎指令流水線的設計數據流水線的設計二、高性能的設計技術超標量設計技術超流水線設計技術後RISC、多媒體和超長指令字技術三、處理器的發展未來的處理器晶片將可能是:更高密度;更大微晶片;更高的時鐘速率;更高的lLP開發;更低的CPI;更大的功耗;更複雜的軟體支持。1.硬體發展趨向和物理極限1994年半導體工業協會(SIA)已預測:在2010年將生產出有8億電晶體的CPU晶片,該晶片會有數千個引腳,1000位匯流排,超過2GHz的時鐘速率以及功耗將高達180瓦。微處理器性能在10年內將增加50倍。主要限制:在體系結構和編譯器方面若沒有大的突破,要開發更高的ILP是相當困難的。另一個限制是巨型CPU晶片所釋放的過分熱量,冷卻和封裝將是實際問題。物理障礙在未來的幾年中有待跨越。
2.未來的工作負載和挑戰
處理器體系結構的發展受所期望的應用工作負載的驅動。在以後的20年中,無論是對通用還是對專用處理器來講它們的工作負載將會有很大變化。用戶介面將消耗多媒體微處理器中更多功率。在即時和嵌入式應用中的多媒體工作負載將會繼續增長。四、未來微處理器的體系結構下麵提供一些正在開發先進體系結構的美國的主要研究小組。目的:追蹤他們未來的成果。(1)多路超標量處理器YalePatt領導的密西根大學的研究小組研究了後RISC的特性,如下圖;針對當今的超標量處理器大都是3或4發射的設計,已弄清指令供應、數據記憶體供應以及1個可實現的執行核心是妨礙目前超標量提升到16路或32路設計的關鍵問題;提議採用無序取指、多種混合的轉移預測器以及路徑高速緩存以改善指令供應;提議使用巨大的片內高速緩存和對數據值的猜測以增強數據供應;提倡使用大型的無序發射指令窗口(2000條指令);功能部件的群集堆以及對就緒指令的層次調度;提議欲保持與目前單處理器晶片的軟體相容性。(2)超級猜測處理器JohnShen領導的卡內基—梅隆大學小組提出;側重於在所有層次上使用大規模猜測以達到改善性能目的。他們提出了一個超流(Superflow)微體系結構,取指寬度32,重排序緩衝器128以及供各種記憶體構造使用的128項存儲佇列;他們使用的是弱相關模型,從而對於某些基準程式可達到每週期處理多至19條指令(IPC)的超級猜測性能,而對於SPEC95的整數基準程式組可獲得的調和均值性能為9IPC。這種模型的使用不需要重新編譯或對ISA進行改變。他們的研究成果在許多方面是對密西根的多路超標量體系結構的補充。(3)同時執行的多線程處理器:由SusanEggerst領導的華盛頓大學的研究小組提出的;同時執行多線程(SMT)代表多現場單處理器。SMT方法遠離了那些單線程的單處理器體系結構。SMT處理器在由多道程序工作負載產生的多線程間共用一條激進流水線。該方法的成功與否主要取決於線程級的高ILP的可用性。到目前為止,只有模擬的實驗結果證明該方法可獲得某種性能增益。(4)路徑(多標量)處理器由威士康星大學的Smith和VaJaeyam提出的。其構思是使用由多個片內處理器核心組成的路徑處理器,各個核心同時執行代碼的一個不同路徑。除了一個核心以外,其他核心都使用轉移預測選擇路徑並猜測地執行這些路徑。威士康星小組認為未來的多標量處理器將主要依賴於複製、層次化和預測方法以動態地增加一般順序程式的執行速度。
文档评论(0)