网站大量收购闲置独家精品文档,联系QQ:2885784924

任意进制计数器.ppt

  1. 1、本文档共10页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多

上海理工大学电工电子实验中心数字电子技术实验(实验7)实验七任意进制计数器一实验目的1.了解中规模集成电路的逻辑功能和各控制端的作用。2.熟悉集成计数器74LS90的级联扩展。3.掌握用集成计数器74LS90实现任意进制计数的方法。二预习要求1.查找手册,熟悉74LS90的管脚排列及逻辑功能。2.掌握用反馈归零法设计任意进制计数器的方法。3.思考题:(1)欲构成二进制计数器,计数脉冲接至哪一个CP端?(2)欲构成五进制计数器,计数脉冲接至哪一个CP端?(3)欲构成二-五-十进制(8421码十进制)计数器,CP0、CP1如何连接?三实验内容与实验原理集成计数器74LS90功能介绍集成计数器74LS90的逻辑图1.二进制2.五进制3.十进制时钟输出CP1Q3Q2Q1000010012010301141005000时钟输出CP0Q0001120集成计数器74LS90的逻辑功能集成计数器74LS90的引脚图二进制时钟信号五进制时钟信号清零输入端置9输入端计数输出端2.用74LS90实现任意模(M)的计数器反馈归零法(复位法)设计任意进制计数器的思路:(1)10以内的M进制(2)10到100以内的M进制a.由两片(个位和十位)74LS90扩展构成100进制;扩展连接方法:两芯片均连接成十进制,时钟脉冲从个位CP0进,个位的Q3与十位芯片的CP0相连即可。b.把M进制所对应的十位,个位芯片上输出为1的端相与后反馈到四个清零端,作为个位和十位的计数满整体清零信号。用74LS90实现6进制计数,逻辑电路图如下:用两片74LS90实现100进制计数,逻辑电路图如下:例:用74LS90实现15进制计数,画出逻辑电路图。注意:对于M进制,M数值用于清零,计数为0到M-1。方法一:反馈归零法(复位法)方法二:级联法,M为15;15=3×5,用两片74LS90,一片实现3进制,一片实现5进制,再将两片进行级联即可。用74LS90实现模为15的计数器,有哪几种方法,试用实验验证之。*

文档评论(0)

135****2083 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档