网站大量收购闲置独家精品文档,联系QQ:2885784924

数字电路常见时序逻辑电路计数器.ppt

  1. 1、本文档共31页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多

2.扭环形计数器第30页,共31页,星期六,2024年,5月习题6.3,6.46.12,6.13,6.146.16,6.19,6.216.22,6.27第31页,共31页,星期六,2024年,5月西安交通大学生命科学与技术学院*西安交通大学生命科学与技术学院*各位老师,同学,大家好!我的硕士论文的题目是:在体软组织生物力学参数采集系统。我将从五个方面来介绍我的项目。(翻页)第六章时序逻辑电路第2页,共31页,星期六,2024年,5月本章主要内容6.1概述6.2时序逻辑电路的分析方法6.3若干常用的时序逻辑电路6.4时序逻辑电路的设计方法6.5时序逻辑电路中的竞争-冒险现象第3页,共31页,星期六,2024年,5月寄存器计数器同步计数器(十六进制、十进制)任意进制计数器的构成方法移位寄存器型计数器§6.3若干常用的时序逻辑电路第4页,共31页,星期六,2024年,5月回顾:同步十进制计数器74160CLK:时钟信号Q0-Q3:计数状态C:进位输出信号D0-D3:预置数输入端LD:预置数控制端RD:异步复位端EP/ET:工作状态控制端第5页,共31页,星期六,2024年,5月CLKRDLDEPET工作状态×0×××置0(异步)?10××预置数(同步)×1101保持(包括C)×11×0保持(C=0)?1111计数回顾:同步十进制计数器74160第6页,共31页,星期六,2024年,5月三、任意进制计数器的构成方法目前常见的计数器芯片有十进制、十六进制、七进制等。

需要其他任意M进制的计数器时,只能用已有的N进制芯片,经过外电路的连接实现。分两种情况进行说明:NMNM第7页,共31页,星期六,2024年,5月例:十进制?六进制构造思路:在N进制计数器的顺序计数过程中,设法跳过N-M个状态。具体方法:置零法(复位法)置数法(置位法)1.NM的情况第8页,共31页,星期六,2024年,5月(1)置零法1.NM的情况适用于有置零端的计数器.如:具有异步复位端的同步十进制加法计数器74160,十六进制计数器74161工作原理:设原有计数器状态从S0?SN-1.当电路进入SM后,将SM状态译码,产生一个置零信号加到计数器的异步置零端.由于是异步置零,因此,SM状态不稳定。第9页,共31页,星期六,2024年,5月CLKRDLDEPET工作状态×0×××置0(异步)?10××预置数(同步)×1101保持(包括C)×11×0保持(C=0)?1111计数例:采用置零法将74160接成六进制计数器解:74160的状态转换表以及功能表如下图:电路一旦进入Q3Q2Q1Q0=0110后,设法产生一个置零信号加到计数器的异步置零端.R‘D=(Q’3Q2Q1Q‘0)’在0000-0110七个状态中,只有0110满足Q2Q1=11,因此:R‘D=(Q2Q1)第10页,共31页,星期六,2024年,5月R‘D=(Q’3Q2Q1Q‘0)R‘D=(Q2Q1)电路(1)电路(2)说明:

1、电路的EP=ET=LD‘=1

2、输入D0-D3悬空即可;

3、电路状态没有1001,因此进位输出始终C=0。第11页,共31页,星期六,2024年,5月说明:

1、由于异步置零,因此状态0110会在电路状态中瞬间出现,

不是稳定状态。

2、置零信号R‘D随计数器被置为0而立即消失;复位脉冲过

窄。如果4个触发器复位速度不同,R’D=0已经消失,导致

电路误操作。电路(1)对应的状态图74160的状态图第12页,共31页,星期六,2024年,5月克服了复位脉冲过窄的缺点!与非门G2与G3组成SR锁存器,当第6个CLK?到时,电路进入

0110状态,与非门G1输出低电平,S‘R’=01,将SR锁存器置1。

低电平Q立即将计数器置零。SR此时,G1输出的低电平消失,S‘R’=11,锁存器状态保持(Q=0).

直到CLK=0以后,S‘R’=10,锁存器状态被置为0,Q=1.将锁存器Q端作为进位输出,其宽度与CLK高电平宽度相同。改进电路:第13页,共31

文档评论(0)

xiaolan118 + 关注
实名认证
内容提供者

你好,我好,大家好!

版权声明书
用户编号:7140162041000002

1亿VIP精品文档

相关文档