网站大量收购独家精品文档,联系QQ:2885784924

案例作业2homework2 analog circuit designANALOG电路Design liusong.pdfVIP

案例作业2homework2 analog circuit designANALOG电路Design liusong.pdf

  1. 1、本文档共7页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多

2

TA:dingliE-mail:dingli@sjtu.edu.cn

1FindVoutduetoVin.

μcoxn=8e-5[a/v^2]RL=50KΩVdd=3VW/L=10μm/2μm

(a)(b)

a)I.当VinVth,MOS管截止,Vout=Vdd=3V

II.Vin≥Vth,MOS管导通Vout=Vdd–RI

LDS

1).Vout≤Vin–Vth此时MOS处于线性区

I2

=½*µ*Cox*(W/L)[2(Vgs-Vth)Vds–Vds]

DSn

-42

=2x10x[2(Vin-0.8)Vout–Vout]

2

Vout=Vdd–RL*IDS=3-10[2(Vin–0.8)Vout–Vout]

2).VoutVin–Vth,MOS处于饱和区

I=½*µ*Cox*(W/L)(Vgs-Vth)2

DSn

Vout=3-10(Vin-.8)2

b)I.VinVth,MOS截止,Vout=0

II.Vin≥Vth时,Vgs=Vm-Vout,Vds=Vdd–Vout

VdsVgs–Vth,MOS处于饱和

Vout=R*I

LDS

2

=10(Vin-Vout-0.8)

FindtheupperboundvalueandlowerboundvalueofVg2

解:i=½*µ*Cox*(W/L)(Vgs-Vth)2

1n

2

=½*8*e-5*(4/2)*(1-0.8)=3.2uA

i=½*i=1.6uA

21

i=½*µ*Cox*(W/L)(Vgs-Vth)2

2n

=½*8*e-5*(16/1)*(-V-0.8)2

文档评论(0)

158****9376 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档