- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
答疑时间
5月7日〔星期三〕:下午2:00~4:00
5月9日〔星期五〕:下午2:00~4:00
5月12日〔星期一〕:下午2:00~4:00
5月14日〔星期三〕:下午2:00~4:00
5月16日〔星期五〕:下午2:00~4:00;D.动态RAM存储单元的结构比静态RAM存储单元的结构简单。;[解]t1时刻,存放器II的数据1000送到总线,存放器III接收,[I]=1011,[II]=1000,[III]=1000;t2时刻,存放器III的数据1000送到总线,无数据接收,各存放器数据不变;t3时刻,无数据传送,各存放器数据不变;t4时刻,存放器I的数据1011送到总线,存放器II、III接收,[I]=1011,[II]=[III]=1011。;分析ROM中存放的局部数据,可以发现ROM实现了2位8421BCD码相加,并把和译成7段码,如果输入是非8421BCD码,数码管熄灭。OC门在电路中起到驱动、反相和电平转换的逻辑功能。整个电路实现了2位8421BCD加法的逻辑功能。高位数码管只有熄灭0和显示1两种状态。如A3A2A1A0=1001B,B3B2B1B0=0111B,显示的数码是16。当数码管尺寸较小,VLED=5V时,OC门可以省去,此时应将ROM中存放的数据取反。;电路通过互触发,在Q1和Q2产生矩形脉冲输出。;00
11
11
01
10
00
00
11
;00
11
11
01
10
00
00
11
;四、〔15分〕全同步16进制加法集成计数器74163构成的电路如图题所示。全同步是指该计数器是同步时序电路、同步清零、同步置数,其清零和置数信号均为低有效,CO是进位输出端,且CO=Q3Q2Q1Q0CTT。试答复以下问题:
(1)请说明图中两个计数器芯片分别采用了什么方法构成反响?假设由Q7~Q0一起作为输出,电路计数的初态S0和最后一个有效状态Sn-1分别是多少?实现了几进制计数?
(2)假设由F输出,该电路又为何种功能?
(3)假设CP的频率fcp=1MHz,输出F的脉宽twf=?;I芯片采用了进位输出的反响置数法,II片为反响清零法。
假设由Q7~Q0一起作为输出:
电路计数的初态S0
最后一个有效状态Sn-1=实现进制:255-8+1=248
(2)由F输出,实现248分频。;Datainputs;作业;(2)将驱动方程代入特性方程得状态方程
;5.11用JK触发器设计图题所示两相脉冲发生???路。;Q1nQ0n;;Q1nQ0n;5.15用74LS293及其它必要的电路组成六十进制计数器,画出电路连接图。;方法二:局部反响清零;5.20计数器74161构成电路如图题5.20所示,试说明其逻辑功能。;5.29电路如图题所示,要求
(1)列出电路的状态迁移关系(设初始状态为0110);
(2)写出F的输出序列。;6.5集成单稳态触发器74121组成电路如图题所示,要求
(1)计算uO1、uO2的输出脉冲宽度;
(2)假设uI如图中所示,试画出输出uO1、uO2的波形图。;[解](1)555组成了多谐振荡器,74193为异步置数,置数始终有效,电路状态一直为1110B;4538组成了单稳态电路。;6.20用相同的信号输入到各电路,再用示波器观测出各输出波形如下图,试根据输入输出波形判断三种电路是何种电路。〔设直流电源电压为+5V〕;[例]分析图所示电路的逻辑功能。如何能改变输出波形的频率和幅度?;[解]此题可以划分成三个功能块,第一块是由555构成的脉冲发生电路,它可以产生第二块8位二进制计数器所需的时钟信号CLK,第三块是由DAC0808和I/U转换构成的D/A转换电路。
整个电路实现了锯齿波发生器。由于输出波形的频率是CLK的256分频,改变电阻R1、R2或电容C都可以改变555产生CLK的频率,也就改变了输出波形的频率。改变I/U转换电路的反响电阻RF或VREF的值都可以改变输出波形的幅度。;7.5用一个4位二进制计数器74161、一个4位D/A转换电路和一个二输入与非门设计一个能够产生图题波形的波形发生器电路。;8.2试用8片1024?4的RAM
文档评论(0)