6-5 PLA和PAL电子课件最新版.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多

第六章可编程逻辑器件

6.3可编程逻辑阵列(PLA)

和可编程阵列逻辑(PAL)主讲人:黄丽亚

6.3.1PLA的结构和应用PLA的基本结构I2I1I0O2O1O0与阵列(可编程)或阵列(可编程)

与阵列或阵列A3A2A1A0D3D2D1D0例:试用PLA实现4位二进制码到Gray码的转换。解:利用卡诺图化简得最简与或式:

时序型PLA基本结构图PLA的与或阵列只能构成组合逻辑电路,若在PLA中加入触发器则可构成时序型PLA,实现时序逻辑电路。与阵列或阵列······X1Xn触发器······Z1ZmW1WlQkQ1······

例:试用PLA和JK触发器实现2位二进制可逆计数器。当X=0时,进行加法计数;X=1时,进行减法计数。解:X为控制信号,Y为进位(借位)输出信号。X/YQ201/01/11/01/00/00/10/001①画状态图

③求状态、驱动和输出方程比较得激励方程:

④画阵列图1JC11K1JC11KX1CPQ1Q2Y

I2I1I0O2O1O0与阵列(可编程)或阵列(固定)6.3.2PAL的结构与应用PLA与阵列和或阵列都可编程,限制了PLA的速度,于是应运而生了PAL,与阵列(可编程)和或阵列(固定)。

不同种类的PAL的输出和反馈电路不同:专用输出结构可编程输入/输出结构寄存器输出结构异或输出结构6.3.2PAL的结构与应用

专用输出结构≥1≥1特点:或非门输出或互补输出PAL10H8(10输入,8输出,高电平输出有效)、PAL10L8、PAL16C1(16输入,1输出,互补型输出)。

可编程输入/输出结构≥1这种结构的或门输出经过三态输出缓冲器,可直接送往输出,也可再经互补输出的缓冲器反馈到与阵列输入。即它既可作为输出用,也可作为输入用。用于实现复杂的组合逻辑电路。

寄存器输出结构≥1增加了DFF,整个PAL的所有DFF共用一个时钟和输出使能信号。可构成同步时序逻辑电路PAL16R4、PAL16R8(R表示寄存器输出型)

异或输出结构=11增加了异或门,使时序逻辑电路的设计得到简化。PAL20X4、PAL20X8(X表示异或输出型)

文档评论(0)

学海无涯而人有崖 + 关注
实名认证
文档贡献者

教师资格证、人力资源管理师持证人

该用户很懒,什么也没介绍

领域认证该用户于2023年06月11日上传了教师资格证、人力资源管理师

1亿VIP精品文档

相关文档