- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
复习课
教学目加标题掌握第1章计算机系统概论知识点添加标题掌握第5章输入输出系统知识点添加标题掌握第3章系统总线知识点添加标题掌握第6章计算机的运算方法知识点0708添加标题掌握第8章CPU的结构和功能知识点添加标题掌握第9章控制单元的功能知识点0306添加标题掌握第4章存储器知识点添加标题掌握第7章指令系统知识点
期末考试题型添加标题选择题(15小题2分)30分添加标题名词解释(5小题3分)15分添加标题简答题(5小题5分)25分添加标题计算题(6小题3分)18分添加标题设计题(1小题12分) 20分
冯·诺依曼计算机的特点1945年,数学家冯·诺依曼(vonNeumann)在研究EDVAC机时提出了“存储程序”的概念计算机由五大部件组成指令和数据以同等地位存于存储器指令和数据用二进制表示指令由操作码和地址码组成指令在存储器内顺序存放以运算器为中心指令和数据都存于存储器中,计算机如何区分它们?第1章计算机系统概论图1.11
总线的基本概念为什么要用总线什么是总线是连接各个部件的信息传输线是各个部件共享的传输介质总线的分类片内总线系统总线通信总线第3章系统总线总线的性能指标总线宽度数据线的根数总线带宽每秒传输的最大字节数(MBps)
总线控制通信控制主要包括两部件:判优控制01单击此处添加正文,文字是您思想的提炼,请尽量言简意赅地阐述观点。主设备(模块):对总线有控制权02单击此处添加正文,文字是您思想的提炼,请尽量言简意赅地阐述观点。从设备(模块):响应从主设备发来的总线命令03总线判优控制分布式集中式计数器定时查询独立请求方式链式查询第3章系统总线
总线控制通信控制目的解决通信双方协调配合问题总线通信的四种方式通信双方由统一时标控制数据传送充分挖掘系统总线每个瞬间的潜力同步通信*异步通信*半同步通信分离式通信采用应答方式,没有公共时钟标准同步、异步结合第3章系统总线
存储器的层次结构存储器三个主要特性的关系第4章存储器高低小大快慢辅存寄存器缓存主存磁盘光盘磁带光盘磁带速度容量价格位/CPUCPU主机
存储器的层次结构缓存----主存层次和主存----辅存层次第4章存储器缓存CPU主存辅存缓存主存辅存主存10ns20ns200nsms(解决速度不匹配)(解决存储系统容量不足)虚拟存储器虚地址逻辑地址实地址物理地址主存储器
主存储器概述主存中存储单元地址的分配寻址范围地址线一个16K×32位的存储器,其地址线和数据线的总和是?第4章存储器高位字节地址为字地址低位字节地址为字地址字地址字节地址11109876543210840字节地址字地址452301420
随机存取存储器(RAM)01单击此处添加正文,文字是您思想的提炼,请尽量言简意赅地阐述观点。静态RAM(SRAM)02为什么要刷新刷新方式(集中刷新、分散刷新、异步刷新)动态RAM(DRAM)第4章存储器
存储器容量的扩展位扩展(增加存储字长)DD????D0479AA0??SWE用2片1K×4位存储芯片组成1K×8位的存储器第4章存储器
存储器容量的扩展字扩展(增加存储字的数量)用2片1K×8位存储芯片组成2K×8位的存储器CS0A101K×8位1K×8位D7D0?????????????????WEA1A0???A91CS1第4章存储器
存储器与CPU的连接主存和CPU的联系MDRMARCPU主存读数据总线地址总线写第4章存储器
存储器与CPU的连接地址线的连接数据线的连接读/写线的连接片选线的连接合理选用芯片其他时序、负载连接控制01例4.1P94习题4.15P151典型例题02第4章存储器
海明码L1=D+C(D≥C)第4章存储器编码(发现两位错或纠正一位错的编码)L=3
高速缓冲存储器概述程序正在执行的CPU第4章存储器缓存容量小速度高主存010203程序访问的局部性原理容量大速度低程序将要执行的
Cache的基本结构第4章存储器
主存和缓存的编址主存和缓
文档评论(0)