项目5--数码显示电路.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多

工程5数码显示电路

学习目标通过本工程的学习,能够熟练MC908GB60型单片机的通用I/O引脚及功能;能够阐述端口A、B、C、D、E、F、G的功能及存放器的作用,并能理解存放器各个控制位的作用。

学习要求能够熟练MC908GB60型单片机的通用I/O引脚及功能能够阐述端口A、B、C、D、E、F、G、的功能及存放器的作用,并能理解存放器各个控制位的作用

工程导入

由飞思卡尔MC9S08GB60型单片机组成最小应用系统,用以作99s计时显示控制电路。该电路利用定时器实现计时,将秒计时值用LED数码管进行显示。如图5-1所示。

工程分析

1.用最少的元器件构成一个单片机的最小应用系统。2.应用定时器计时,实现秒计数。此处应用单片机的端口B作为LED数码管的段输入,端口A的PTA0、PTA1作为LED数码管的位输入。数码管采用共阳极的数码管。关于数码管的相关知识,请参阅其它资料。在动手实现单片机控制99s计时显示之前,首先系统学习MC9S08GB60型单片机的输入输出〔I/O〕端口的相关知识及其存放器的配置。

相关知识

输入输出〔I/O〕端口是CPU和外设之间交换信息的桥梁,是微控制器的重要组成局部,如果没有输入输出〔I/O〕端口,微控制器就根本无法构成应用系统。本工程所述的输入与输出是基于芯片I/O端口引脚而言,MC908GB60型单片机具有56个通用I/O引脚〔其中一些引脚只能用输出〕,为了增强系统的性能而又不增加封装引脚,将多数端口引脚设计成双功能复用,并且保障每个引脚都具有较强的驱动能力。其中这些引脚的复用功能有时钟系统、外设中断、键盘中断、A/D转换、串口通信、背景调试等等。

相关知识5.1端口A5.2端口B5.3端口C5.4端口D5.5端口E5.6端口G5.7端口G5.8输入输出端口应用

5.1端口A端口A中的每一个引脚可以用作通用I/O输入输出,也可以用作键盘中断输入。引脚用作I/O输入输出时,可由数据存放器〔PTAD〕、数据方向存放器〔PTADD〕、上拉使能存放器〔PTAPE〕、斜率控制存放器〔PTASE〕配置。

5.1端口A

5.1端口A5.1.1PTADn端口A数据存放器(n=0–7)如图5-2所示,假设端口A的方向被设置为输入,数据存放器的内容可从端口读入引脚逻辑电平;假设被设置为输出,那么通过该存放器可将变量的内容送至端口引脚。如果作为输出的情况下读取数据存放器的内容,那么返回的结果是最后一次写入该存放器的变量的内容。注意,复位时,PTAD被设置为00,但此时端口内部电路并未立即将信息发送到引脚上,原因是复位后端口的方向被默认为输入,且上拉电阻也被禁止,要想正确输出,必须重新设置该端口的方向存放器。下面举例说明端口A的数据存放器的应用。

5.1端口A5.1.2PTAPEn端口A的上拉使能存放器(n=0–7)如图5-2所示,当端口A的方向被设为输入〔即PTADDn被设为0〕时,该存放器的读写控制位可确定是否使能上拉电阻,如果该端口被配置为输出,那么该存放器的各位会被忽略,而且内部上拉电阻被禁止。当PTA7--PTA4引脚被MC9S08GB60中的KBI模块控制时,同时被配置为“上升沿/高电平”有效时,上拉使能控制位使能下拉电阻而不是上拉电阻。该存放器每个控制位有2种状态:1=内部上拉使能0=禁止内部使能

5.1端口A5.1.3PTASEn端口A斜率控制存放器(n=0–7)当端口A被设为输出〔即PTADDn被设为1〕时,该存放器的读写控制位将决定是否使能斜率控制;如果端口被设为输入时,那么这些控制位将被忽略。该存放器每个控制位有2种状态:1=斜率控制使能0=禁止斜率控制使能

5.1端口A5.1.4PTADDn端口A数据方向存放器(n=0–7)该存放器的读写控制位将决定端口的方向是输入还是输出。当PTADDn〔n的范围为0―7〕被设置为0时,可通过PTADn中读取外部引脚电平到内部存储器单元,当PTADDn被设置为1时,可通过PTADn将内部存储器单元的信息输出到外部引脚。该存放器每个控制位有2种状态:1=端口被配置为输出0=端口被配置为输入

5.1端口A例1:将端口A的方向设为输入,再读取端口A的引脚电平状态,并存放在变量VOLM中。分别用汇编语言和C语言实现。①.汇编程序:LDA#$00;将十六进制数00送入累加器ASTAPTADD;累加器A中的内容送入数据方向存放器〔PTADD〕,即是端口A

文档评论(0)

199****4744 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

版权声明书
用户编号:7002121022000045

1亿VIP精品文档

相关文档