- 1、本文档共142页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
第九章;第九章串行通信接口;并行通信与串行通信
数据通信的根本方式可分为并行通信与串行通信两种:
并行通信:是指利用多条数据传输线将一个数据的各位同时传送。
特点:是传输速度快,适用于短距离通信。
串行通信:是指利用一条传输线将数据一位位地顺序传送。
特点:是通信线路简单,利用或电报线路就可实现通信,降低本钱,适用于远距离通信,但传输速度慢。;9.1串行传送的根本概念;串行通信的特点
将数据分解成二进制位用一条信号线,既传送数据信息,又传送控制信息;
要求数据格式固定,分为异步和同步数据格式;
串行通信中对信号的逻辑定义与TTL不兼容,需进行逻辑关系和逻辑电平转换;
串行传送信息的速率需要控制,要求双方约定通信传输的波特率。;二、串行数据传送方向;三、信号的调制和解调;信号传输方式
;传输经过调制的模拟信号
在长距离通信时,发送方要用调制器把数字信号转换成模拟信号,接收方那么用解调器将接收到的模拟信号再转换成数字信号,这就是信号的调制解调。
实现调制和解调任务的装置称为调制解调器(MODEM)。采用频带传输时,通信双方各接一个调制解调器,将数字信号寄载在模拟信号(载波)上加以传输。因此,这种传输方式也称为载波传输方式。这时的通信线路可以是交换网,也可以是专用线。;常用的调制方式有三种:
调幅、调频和调相,分别如以下图所示。;四、信息的检测与纠错处理;五、数据传输速率与发送/接收时钟;字符速率与波特率两者关系;2.发送/接收时钟(位移时钟脉冲);3.波特因子;六、串行通信的根本方式;;一、起止式异步通信数据格式;起止式异步通信协议;同步通信;二、面向字符的同步通信数据格式;三、面向比特的同步通信数据格式;9.3串行通信接口标准;一、RS-232C标准
;
微型计算机之间的串行通信就是按照RS-232C标准设计的接口电路实现的。如果使用一根线进行通信,那么计算机和MODEM之间的连线就是根据RS-232C标准连接的。其连接及通信原理如下图。;1.RS-232C的引脚定义;RS-232C的引脚及功能〔1〕;RS-232C的引脚及功能〔2〕;RS-232C的引脚及功能〔3〕;RS-232C的引脚〔4〕;RS-232C的引脚〔5〕;2.RS-232C的连接;连接调制解调器(远距离15米);不使用联络信号的3线相连方式(近距离);“伪〞使用联络信号的3线相连方式;使用联络信号的多线相连方式;接插件的规格;RS-232C标准采用EIA电平,规定:
逻辑1:有负载时为-3V~-15V,无负载时-25V
逻辑0:有负载时为+3V~+15V,无负载时+25V
通常的芯片均用TTL电平,即:
逻辑1:+2.4V~+5V
逻辑0:0V~0.4V
需用专门的芯片来作电平转换
MC1488MC1489
7518875189;;RS-423A总线?工作模式:单端发双端收
?
?
?
;图RS-422A平衡输出差分输入图;RS-485总线工作模式:双端发双端收
RS-485适用于收发双方共用一对线进行通信,也适用于多个点之间共用一对线路进行总线方式联网,通信只能是半双工的,线路如下图。
?
?
?
?
?
?;;9.4串行通信接口的任务及组成;9.5可编程串行接口芯片8251;一、8251A的根本性能
;3.异步方式下的格式
每个字符也可以用5、6、7或8位来表示,时钟频率为传输波特率的1、16或64倍,用1位作为奇/偶校验。1个启动位。并能根据编程为每个数据增加1个、1.5个或2个停止位。可以检查假启动位,自动检测和处理终止字符。
;二、8251A的内部结构〔如下图〕
???发送器
发送器由发送缓冲器和发送控制电路两局部组成。
采用异步方式,那么由发送控制电路在其首尾加上起始位和停止位,然后从起始位开始,经移位存放器从数据输出线TXD逐位串行输出。
采用同步方式,那么在发送数据之前,发送器将自动送出1个或2个同步字符,然后才逐位串行输出数据。
如果CPU与8251A之间采用中断方式交换信息,那么TXRDY可作为向CPU发出的中断请求信号。当发送器中的8位数据串行发送完毕时,由发送控制电路向CPU发出TXE有效信号,表示发送器中移位存放器已空。;8251内部结构图;2.接收器
接收器由接收缓冲器和接收控制电路两局部组成。
接收移位存放器从RXD引腿上接收串行数据转换成并行数据后存入接收缓冲器
文档评论(0)