计算机硬件技术基础4.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多

第一章微型计算机系统概论

第二章微处理器和指令系统

第三章汇编语言程序设计

第四章存储器

第五章I/O接口与总线

第六章中断与中断控制

第七章定时器/计数器电路;第四章存储器

本章七个要点:;存储器;一、现代高档微机系统的存储器体系结构;二、半导体存储器的分类与选用原那么;FlashROM特点:兼具EEPROM、SRAM和DRAM的优点;三、存储器芯片与CPU的接口特性;1.各种存储器芯片的接口共性;;;;;四、内存储器系统的构成原理;

A0~A23

BHE

80286

D0~D15

;A2~A31

BHE

80386

/80486

BE0

????

BE3

D0~D31;归结为〔8位〕单体存储器的设计:;地址分配与地址译码、设置一般方法:;;;;(b)RAM地址位图;;根据地址位图,可画出产生存储器片选信号的译码电路:;;外译码;A11;;实际上,也不一定要按前述

一般方法按部就班地设计,而可

以边分析,边设计、画图。

;【例2】试用8K×4位存储芯片设计一个48KB容量

的8位单体存储器。设地址总线为A19—A0,存储

器起始地址为90000H。;【例2】设计结果图:;存储器扩充寻址;;8位

CPU;;;;;;五.高速缓存器〔Cache)根本原理;;;六、虚拟存储器管理机制;1、段页式管理思想;;80486的虚拟地址向物理地址的转换;页部件中的TLB结构及原理示意图;;;【例题3】现有RAM芯片的容量为4K×4位,该芯片有数据线、地址线、片选信号线CS和读写控制线WR;存储器系统的地址空间如下图。

〔1〕该RAM有几根地址线?几根数据线?

〔2〕这种RAM芯片搭成图中所示的地址空间,需几块这样的芯片?共分几个芯片组?

〔3〕设系统地址线为20根,数据线为8根,请将这些芯片按图所示的地址空间进行RAM扩展,画出其扩展连线图。

〔4〕请用三-八线译码器74LS138按图中所示的地址空间对这些芯片译码。 ;课堂讨论题;【讨论题3】以下图为8086存储器的局部接口连线图,

试分析写出:

〔1〕存储体M1的寻址范围;

〔2〕存储体M0的寻址范围;

〔3〕存储器的总容量。;【讨论题1】试用16K×8位的ROM和16K×4位的RAM芯片,为某地址总线为20位的8位微机设计一个80KB容量的存储器。要求其中ROM为32KB,从00000H开始;RAM为48KB,紧接ROM开始。;讨论题1地址分配〔每组16K〕:;;讨论题2解答:

【讨论题2】Cache和虚拟存储器在工作机理上有

无相似处?如有,表现在哪些方面?;【讨论题3】以下图为8086存储器的局部接口连线图,

试分析写出:

〔1〕存储体M1的寻址范围;

〔2〕存储体M0的寻址范围;

〔3〕存储器的总容量。;;课堂讨论总结;实验:;第2题:以下图为8086存储器的局部接口连线图,试分析写出:

〔1〕存储体M1的寻址范围;

〔2〕存储体M0的寻址范围;

〔3〕存储器的总容量。

文档评论(0)

展翅高飞2020 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档