- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
《数字逻辑》教学大纲
一、基本信息
课程代码:
1252612
课程性质:
专业限选课
课程名称:
数字逻辑
英文名称:
DigitalLogic
学时/学分:
32/2
开课时间:
大二(下)
适用对象:
计算机科学与技术、网络工程、软件工程、信息安全等专业
先修课程:
大学物理、高级语言程序设计
大纲执笔人:
傅均
大纲审核人:
邢建国
修订时间:
2011-12
当前版本:
2012
二、课程描述
本课程为专业限定选修课,主要面向计算机科学与技术、网络工程、软件工程、信息安全等专业本科低年级学生。主要目的是使学生掌握数字逻辑电路的基本概念和分析、设计方法,作为专业前导课程,为以后的专业核心课程《计算机组成结构》及其他硬件类课程《微机原理和接口技术》、《嵌入式系统开发技术》等的学习打下良好的基础。
本课程是为缺少电路原理、模拟电子技术等先修课程的计算机与信息学科偏软类专业开设,其要求和难度略低于电子信息学科偏硬类专业,通过该课程的学习使学生掌握数字逻辑电路的应用和发展及逻辑代数等基本知识,重点掌握组合逻辑电路和同步时序逻辑电路的分析和设计等基本方法,使学生具有一定的数字逻辑电路设计能力。另外,使学生了解可编程逻辑器件和现代数字系统设计方法,初步掌握运用EDA工具及硬件描述语言进行简单数字逻辑设计,紧跟市场和技术前沿。
三、教学目标
通过本课程的理论教学和相关实验训练,使学生具备如下能力:
1、掌握基本的逻辑代数知识,能够运用物理知识理解二极管、三极管、集成逻辑门和可编程逻辑器件的基本原理。
2、能够运用逻辑代数方法表达、求解和优化实际数字电路问题,
3、能够分析小规模、中规模组合逻辑电路和时序逻辑电路,掌握各种逻辑门、基本触发器、中规模集成器件的功能及基本应用。
4、能够利用逻辑门、基本触发器、中规模集成器件和可编程逻辑器件设计一定功能的组合逻辑电路和时序逻辑电路,并进行优化。
5、能够应用专业EDA软件设计一定功能的数字系统,并能进行仿真和验证。
四、课程目标对毕业要求的支撑
毕业要求
指标点
课程目标
6、具备扎实的数学、自然科学基础及基本的经管类知识,以及较好外的英语应用能力
6.1具有扎实的数学和自然科学基础知识
教学目标1
7、掌握专业知识与技能,具有理解和表达复杂工程问题的能力
7.1系统掌握本专业所需的高级语言、数据结构、操作系统、计算机组成原理、数据库等专业基础理论知识
教学目标2
7.2掌握信息检索和数据分析等专业技能及其相关工具的使用
教学目标5
9、具备复杂计算机应用系统的分析、设计、开发和维护能力
9.1具有较强的分析问题能力
教学目标3
9.2能够综合运用所学知识,应用相关工具进行计算机软硬件工程问题的系统设计、开发和维护
教学目标4
五、教学内容
第1章绪论 (支撑课程目标1)
重点内容:数制和编码的概念,各种不同数制间的转换方法,二进制的运算及原、反、补码数的表示及转换,二-十进制代码(BCD代码)。
难点内容:建立模拟信号和数字信号的概念,二进制的运算及原、反、补码数的表示。
教学内容:掌握数制及其转换,编码的概念,了解常用码的一些应用,熟悉数字编码的转换。
1.1数字电路逻辑设计概述
教学要求:了解可编程逻辑器件和现代数字系统设计方法,掌握运用EDA工具及VHDL硬件描述语言进行简单数字逻辑设计。
7.1可编程逻辑器件和硬件描述语言概述
7.2VHDL基本数据类型和运算操作符
7.3VHDL中的顺序语句和并行语句
7.4VHDL数字逻辑电路设计举例
六、教学安排
该课程每周2学时,16周,32学时为课堂授课教学时间。实验实践单独设课,同时开设开放实验。建议教学进度如下:
章节
学时数
第1章绪论
1
第2章逻辑函数及其简化
5
第3章集成逻辑门
1
第4章组合逻辑电路
7
第5章集成触发器
4
第6章时序逻辑电路
8
第7章VHDL与数字逻辑设计
4
复习或弹性教学
2
七、课内实验内容、要求及学时
没有课内实验,基础实验单独开设,VHDL实验通过开放实验开设。
请删除此黄色高亮。如果有课内实验,请填写下表;如果没有,则删除下表,并用文字适当说明。
序号
课内实验内容
实验要求
学时数
1
2
八、教学方法与手段
以课堂理论教学为主,实验实践为辅。课堂理论教学以多媒体课件为主,黑板板书为辅。在教学过程中注重能力的培养,以实际应用系统为例,提高理论教学实用性,提高学生分析和解决实际问题的能力。另外,本课程开设Blackboard电子教学平台,学生可以进行自主学习、提交作业、讨论问题。鼓励学生参加开放实验,在平时VHDL实验作业基础上进一步提高EDA设计能力。
九、考核方式及成绩评
文档评论(0)