时序逻辑电路的基本分析和设计方法.ppt

时序逻辑电路的基本分析和设计方法.ppt

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多

第五章时序逻辑电路

第五章作业题5-1题5-2题5-8题5-14题5-16〔1〕〔2〕补充题:用下降沿触发的边沿JK触发器和与非门,设计一个按自然态序进行计数的七进制同步加法计数器

时序电路的概述组合电路存储电路Z1ZnW1WhY1YkX1Xn输出方程:Z〔tn〕=F[X〔tn〕,Y〔tn〕]状态方程:Y〔tn+1〕=G[W〔tn〕,Y〔tn〕]驱动方程:W〔tn〕=H[X〔tn〕,Y〔tn〕]?时序电路的结构存储电路输入信号存储电路输出信号时序电路输出信号时序电路输入信号现态,或原状态次态或新状态式中:tn、tn+1表示相邻的两个离散时间时钟信号1、时序电路的结构和特点

?时序电路的特点?组合电路:电路的输出只与电路的输入有关与电路的前一时刻的状态无关。?时序电路:电路在某一时刻的输出取决于该时刻电路的输入还取决于前一时刻电路的状态由触发器保存时序电路结构特点:组合电路+触发器,并具有反响通道。电路的状态与时间顺序有关触发器是构成时序逻辑电路的根本逻辑部件。?它有两个稳定的状态:0状态和1状态;?在不同的输入情况下,它可以被置成0状态或1状态;?当输入信号消失后,所置成的状态能够保持不变。所以,触发器可以记忆1位二值信号。根据逻辑功能的不同,触发器可以分为RS触发器、D触发器、JK触发器、T和T′触发器;按照结构形式的不同,又可分为根本RS触发器、同步触发器、主从触发器和边沿触发器。

2、时序电路逻辑功能的表示方法时序电路的逻辑功能可用逻辑表达式、状态表、卡诺图、状态图、时序图和逻辑图6种方式表示,这些表示方法在本质上是相同的,可以互相转换。逻辑表达式有:输出方程状态方程激励方程

3、时序电路的分类〔1〕根据输出分类米里型时序电路的输出不仅与现态有关,而且还决定于电路当前的输入。穆尔型时序电路的输出仅仅决定于电路的现态,与电路当前的输入无关。Z〔tn〕=F[Y〔tn〕]穆尔型〔Moore〕电路F[X〔tn〕,Y〔tn〕]米里型〔Mealy〕电路Z组合电路触发器CPXYQZ组合电路触发器CPYQ

3、时序电路的分类〔2〕根据时钟分类时序电路同步:存储电路里所有触发器由一个统一的时钟脉冲源控制异步:没有统一的时钟脉冲同步时序电路中,各个触发器的时钟脉冲相同,即电路中有一个统一的时钟脉冲,每来一个时钟脉冲,电路的状态只改变一次。异步时序电路中,各个触发器的时钟脉冲不同,即电路中没有统一的时钟脉冲来控制电路状态的变化,电路状态改变时,电路中要更新状态的触发器的翻转有先有后,是异步进行的。

时序逻辑电路图写时钟方程、驱动方程和输出方程状态方程状态图、状态表或时序图判断电路逻辑功能1235时序电路的分析步骤:计算4(1)分析时序电路的关键在于存储电路,所以要先写出存储电路的输入表达式〔即驱动方程〕W〔tn〕。假设电路中的存储单元是J-K触发器,那就要看一看J端、K端与谁相连,并用表达式写出来。(2)写出时钟方程〔即各个触发器时钟信号的逻辑表达式〕(2)写出输出函数表达式Z〔tn〕。写出存储电路的输出表达式,即状态转移方程Y(tn)。假设电路中使用的存储电路是J-K触发器,那么状态转移方程就是J-K触发器的特征方程。将先前得到的J、K表达式代入即可。第一节时序逻辑电路的分析方法

例时钟方程:输出方程:输出仅与电路现态有关,为穆尔型时序电路。同步时序电路的时钟方程可省去不写。驱动方程:1写方程式试画出如右图所示的时序电路的状态图和时序图

2求状态方程JK触发器的特性方程:将各触发器的驱动方程代入,即得电路的状态方程:

3计算、列状态表00000101001110010111011100101110111100001010011000001100

4状态图00000101001110010111

文档评论(0)

ranfand + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档