数字电路逻辑设计第四章.pptVIP

  • 2
  • 0
  • 约1.65万字
  • 约 124页
  • 2025-08-14 发布于广东
  • 举报

十进制或功能输入BI/RBO输出字形LTRBIDCBAabcdefg0HHLLLLHHHHHHHL1H×LLLHHLHHLLLL2H×LLHLHHHLHHLH3H×LLHHHHHHHLLH15H×HHHHHLLLLLLL消隐脉冲消隐灯测试××××××LLLLLLLLHLLLLLLLLLLLLLL×××××HHHHHHHH(1)熄灭信号输入。低电平时,输出a~g均为高电平(全灭);(2)灭零输出信号。=0时,=0熄灭信号输入/灭零输出信号第56页,共124页,星期日,2025年,2月5日第57页,共124页,星期日,2025年,2月5日中规模集成显示译码器显示译码电路是最常用的功能器件,有许多中规模集成器件。例如:CT5448/CT7448、CT54LS48/CT74LS48、CT5449/CT7449、CT54LS49/CT74LS49、CT54246/CT74246、CT54247/CT74247、CT54LS247/CT74LS247、CT54248/CT74248、CT54LS248/CT74LS248、CT54249/CT74249、CT54LS249/CT74LS249、以及CC4513、CC4547、CC4055等第58页,共124页,星期日,2025年,2月5日◆电路74LS147二—十进制(8421)优先编码器74LS48与共阴极数码管配合使用字符显示译码器七段显示器用的型号为WT5101BSD是共阴极数码管由74LS48驱动第59页,共124页,星期日,2025年,2月5日4.2.4数值比较器1数值比较器的逻辑功能输入输出ABFABFABFA=B000010101010100110011位比较器真值表1位数值比较器对两个1位二进制数A、B进行比较数值比较器完成对两个二进制数A、B进行大小比较真值表逻辑表达式逻辑图1位数值比较器的逻辑图4.2常用组合逻辑电路的介绍第60页,共124页,星期日,2025年,2月5日先从高位比起,高位不等时,即可区别数值的大小当高位相等,再比较低位数,比较结果由低位决定2.多位数值比较器的设计原则4.2常用组合逻辑电路的介绍第61页,共124页,星期日,2025年,2月5日74LS8574LS85的引脚图74LS85比较器不仅能完成两个4位二进制数的大小比较,还能扩展为更多位数的数值比较74LS85的逻辑符号3.集成4位数值比较器74LS854.2常用组合逻辑电路的介绍第62页,共124页,星期日,2025年,2月5日74LS85的逻辑电路图4.2常用组合逻辑电路的介绍第63页,共124页,星期日,2025年,2月5日输入输出A3B3A2B2A1B1A0B0IABIABIA=BFABFABFA=BA3B3××××××HLLA3B3××××××LHLA3=B3A2B2×××××HLLA3=B3A2B2×××××LHLA3=B3A2=B2A1B1××××HLLA3=B3A2=B2A1B1××××LHLA3=B3A2=B2A1=B1A0B0×××HLLA3=B3A2=B2A1=B1A0B0×××LHLA3=B3A2=B2A1=B1A0=B0HLLHLLA3=B3A2=B2A1=B1A0=B0LHLLHLA3=B3A2=B2A1=B1A0=B0LLHLLH74LS85功能表4.2常用组合逻辑电路的介绍第64页,共124页,星期日,2025年,2月5日用两片7485组成8位数值比较器(串联扩展方式)低位片高位片低四位高四位输出4.集成数值比较器的位数扩展(串联方式)4.2常用组合逻辑电路的介绍第65页,共12

文档评论(0)

1亿VIP精品文档

相关文档