第六章计数器任意进制计数器的构成.pptVIP

第六章计数器任意进制计数器的构成.ppt

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多

6.3.2计数器置数法的应用可以分三种情况:(现有N进制计数器,构成M进制)取前M 种状态取中间M种状态取后M 种状态取中间M种状态取(i)2——(i+M-1)2共M个状态(以具有同步预置数端的集成计数器为例)第30页,共52页,星期日,2025年,2月5日①选定循环初态Si,确定i,写i=()2,→D3D2D1D0②判定循环末态Si+M-1③写i+M-1=()2,将Si+M-1全部Q为1的端相与非→同步预置数法:第31页,共52页,星期日,2025年,2月5日【例】用74161实现12进制计数器。(2)置数法(i=1),CLK计数输入11进位输出1Q0Q1Q2Q3EPCLK74161ETRDLDCD0D1D2D3M=12,在SM+i-1=S12=1100处反馈置1。第32页,共52页,星期日,2025年,2月5日【例】用74161实现12进制计数器。(2’)置数法(i=3),CLK计数输入11进位输出1Q0Q1Q2Q3EPCLK74161ETRDLDCD0D1D2D3M=12,在SM+i-1=S14=1110处反馈置1。第33页,共52页,星期日,2025年,2月5日【例】如图所示电路是可变计数器。试分析当控制变量A为1和0时电路为几进制计数器。6.3.2计数器解:置位信号为预置数为D3D2D1D0=0000EPETCLKD0D1D2D3RDLDCQ1Q2Q3Q074LS161&1311AY进位输出CLK第34页,共52页,星期日,2025年,2月5日小结基本要求:掌握74160、74161各管脚的功能;掌握用74160、74161实现不同进制的方法。作业:P349思考题和习题6-12题、6-13题、6-14题、6-16题第35页,共52页,星期日,2025年,2月5日(1)M=M1?M2,即M分解为M1×M2,可采用串行进位方式/并行进位方式。(以两片级联为例)串行进位方式:以低位片的进位输出信号作为高位片的时钟输入信号。两片始终同时处于计数状态.并行进位方式:以低位片的进位输出信号作为高位片的控制信号(使能),两片的CLK同时接计数输入。整体清0方式整体置数方式串行进位方式并行进位方式如果要求实现的进制M超过单片计数器的计数范围时,必须将多片计数器级联,才能实现M进制计数器。2.MN的情况第36页,共52页,星期日,2025年,2月5日(2)当M为素数时,不能分解为M1和M2,采用整体清0/整体置数方式。首先将两片N进制计数器按串行进位方式或并行进位方式联成N×NM进制计数器,再按照MN的置零法和置数法构成M进制计数器。此方法适合任何M进制(可分解和不可分解)计数器的构成。第37页,共52页,星期日,2025年,2月5日第六章计数器任意进制计数器的构成第1页,共52页,星期日,2025年,2月5日一同步二进制计数器(P278)1.同步二进制加法计数器6.3.2计数器示例芯片*中规模集成的4位同步二进制计数器74161(74LS161):2、4位同步二进制减法计数器(P284)3、4位同步二进制可逆计数器示例芯片a.单时钟方式-74LS191b.双时钟方式-74LS193【】内容回顾第2页,共52页,星期日,2025年,2月5日二、同步十进制计数器(P287)1、同步十进制加法计数器示例芯片*中规模集成的4位同步二进制计数器74160(74LS160):2、同步十进制减法计数器(P292)【】内容回顾3、十进制可逆计数器74LS190:第3页,共52页,星期日,2025年,2月5日【】内容回顾*中规模集成的4位同步二进制计数器74161(74LS161):其逻辑图形符号及功能表如图所示。6.3.2计数器注:74161和74LS161只是内部电路结构有些区别。74LS163也是4位二进制加法计数器,但清零方式是同步清零EPETCLKD0D1D2D3CQ1Q2Q3Q074161CLKR¢DLD¢EPET输出端工作状态0异步清零1011111111100预置数

文档评论(0)

xiaoshun2024 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档