四位加法器与减法器设计及功能仿真分析.pdfVIP

四位加法器与减法器设计及功能仿真分析.pdf

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多

实验一四位加法器和减法器设计

一、问题描述:

1、设计一个4bit加法器,采用两种不同的结构实现(串行结构和超前进位

链结构)。并进行功能仿真,并分析比较两种不同的四位加法器的异同。

2、在4bit加法器的基础上设计一个4bit的减法器,并进行功能仿真。

二、输入和输出信号描述

1、加法器

input:A3A2A1A0:加数输入。

B3B2B1B0:加数输入。

C0:进位输入

output:S3S2S1S0:和数输出

C4:进位输出

2、减法器

input:A3A2A1A0:减数输入

B3B2B1B0:被减数输入

C0:借位输入

output:S3S2S1S0:结果输出

C4:借位输出

三、结构框图

(1)串行加法器的结构图

A0B0

A1B1A2B2A3B3

+++

C0C1C2C3C4

S0S3

S1S2

其中1位全加器的结构如下:

Experiment1Four-bitadderandsubtracterdesign

1.Problemdescription:

1.Designa4bitadder,usingtwodifferentstructures(serialstructureandhyper-carrychain

structure).Andperformfunctionalsimulation,andanalyzeandcomparethesimilaritiesand

differencesweentwodifferentfour-bitadders.2.Designa4bitsubtractorbasedonthe4bit

adderandperformfunctionalsimulation.

2.Inputandoutputsignaldescription

1.Adder

input:A3A2A1A0:Additioninput.B3B2B1B0:

Additioninput.C0:Carryinputoutput:

S3S2S1S0:SumoutputC4:Carryoutput

2.Subtractor

input:A3A2A1A0:Subtractedinput

B3B2B1B0:SubtractedinputC0:Borrow

inputoutput:S3S2S1S0:ResultoutputC4:

Borrowoutput

3.Structural

blockdiagr

文档评论(0)

lzjbook118 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档