- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
(优选)chapter门电路和组合逻辑电路;目录;21.1数字电路概述;;实际矩形波的特征;正脉冲;21.1.3脉冲信号的逻辑状态;21.2晶体管的开关特性;晶体管的三种工作状态;晶体管结电压的典型数据;例:;解:;21.3分立元件门电路;;1。“与”门(“与”逻辑);;2。“或”门(“或”逻辑);;3。“非”门(“非”逻辑);;21.3.2二极管“与”门电路;“与”逻辑状态表(真值表);21.3.3二极管“或”门电路;“或”逻辑状态表(真值表);21.3.4晶体管“非”门电路;基本门电路;“与非”逻辑状态表(真值表);思考题:
用二极管“或”门和晶体管“非”门联接成“或非”门电路,并列出它的逻辑状态表。;21.4TTL门电路;1.输入端不全为“1”的情况;2.输入端全为“1”的情况;;TTL“与非”门的特性及技术参数;2.输出高电平电压UOH和输出低电平电压UOL;;;例如:设TTL“与非”门的数据为;5。扇出系数NO;前后级之间的电流关系;前后级之间的电流关系;关于电流的技术参数;前级输出为高电平时;前级输出为低电平时;6.平均传输延迟时间;21.4.2三态输出“与非”门电路;;;;
控制端E;+5V;;;21.5MOS门电路;;3.NMOS“或非”门电路;21.5.2CMOS门电路;工作原理;工作原理;2.CMOS“与非”门电路;A=1;A=0;3.CMOS“或非”门电路;;;4.CMOS传输门电路;4.CMOS传输门电路;;2.5.3CMOS电路的优点;21.6逻辑代数;;1.基本运算法则;;;16.A(A+B)=A;吸收律(摩根定律);21.6.2逻辑函数;举重裁判电路;21.6.2逻辑函数的表示方法;二、逻辑函数式;三、逻辑图;四、卡诺图;若两个最小项只有一个变量以原、反区别,
称它们逻辑相邻。;卡诺图;;输入;用卡诺图表示逻辑函数;例:用卡诺图表示逻辑函数;1;21.6.3逻辑函数的化简;解:;(2)配项法;(3)吸收法;(4)消项法;(5)消因子法;(6)加项法;2.应用卡诺图化简;;不能采用的圈小方格的方法:;例:化简;思考题:;21.7组合逻辑电路的分析及综合;;输入;21.7.2组合逻辑电路的综合;例:旅客列车分特快、直快和普快,并依此为优先
通行次序。某站在同一时间只能有一趟列车从车站
开出,即只能给出一个开车信号,试画出???足上述
要求的逻辑电路。
设A、B、C分别代表特快、直快、普快
开车信号分别为YA、YB、YC;;对已写出的函数式化简;;题中要求用与非门实现
将上式进行变换成与非式;根据上面的逻辑函数式,画出逻辑图。;21.8加法器;2.八进制;二进制与十进制间的转换;余;请思考:;21.8.2半加器;半加器逻辑状态表;21.8.3全加器;半加和:;逻辑图;思考题:;21.9编码器;①确定二进制代码的位数;三位二进制编码表;3.由编码表写出逻辑式;4.由逻辑式画出逻辑图;21.9.2二-十进制编码器;输入;3.由编码表写出逻辑式;4.画逻辑图;21.9.3优先编码器;21.10译码器和数字显示;01111111
10111111
11011111
11101111
11110111
11111011
11111101
1111111
原创力文档


文档评论(0)