- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
*计算机科学系*计算机科学系第5章异步时序电路第1页,共22页,星期日,2025年,2月5日异步时序逻辑电路的特点同步时序逻辑电路有统一的时钟;没有时钟到达时状态稳定;不随外部输入变化。异步时序逻辑电路的特点没有统一时钟,电路中各触发器状态变化有先有后;电路状态改变由外部输入引起。两种输入形式脉冲-----脉冲型异步时序逻辑电路电平-----电平型异步时序逻辑电路第2页,共22页,星期日,2025年,2月5日时序逻辑电路波形CP异步电平异步脉冲同步电平同步脉冲第3页,共22页,星期日,2025年,2月5日5.1异步时序电路模型描述脉冲异步时序电路的工具是状态图和状态表;描述电平异步时序电路的工具是时间图和状态流程表;组合电路存储电路x1xnZ1Zmy1yrY1Yr………………触发器触发器Z1Zm组合电路存储电路x1xny1yrY1Yr………………延迟元件延迟元件脉冲型异步时序电路模型电平型异步时序电路模型输入信号(输入状态)二次信号(二次状态)激励信号(激励状态)输出信号(输出状态)第4页,共22页,星期日,2025年,2月5日5.1脉冲异步时序逻辑电路特点脉冲不统一;状态随脉冲变化。为了使电路可靠的工作和状态可预测两个或以上的输入线上不允许同时出现脉冲信号;第二个输入脉冲必须在第一个输入脉冲引起的整个电路响应结束之后。第5页,共22页,星期日,2025年,2月5日脉冲异步时序电路分析与同步时序逻辑电路分析类似,脉冲型异步时序电路分析的步骤如下:写出激励函数表达式和输出函数表达式;写出电路状态表达式;作状态表;作状态图或时序图;功能描述。第6页,共22页,星期日,2025年,2月5日脉冲异步时序电路分析【例1】:分析下列脉冲异步时序电路。K3J3CQ3K2J2CQ2K1J1CQ1ZxCP3CP2CP1第7页,共22页,星期日,2025年,2月5日脉冲异步时序电路分析第一步:写出激励函数表达式输出函数:激励函数:由上式可知触发器1,2,3的翻转分别是在x,Q1,Q2发生1到0的跳变时。第二步:写出电路状态表达式。由得:第8页,共22页,星期日,2025年,2月5日脉冲异步时序电路分析第三步:作状态表。输入现态次态输出xQ3Q2Q1Q3n+1Q2n+1Q1n+1Z1000111110010000101000101011010011000110110110001110101011111100初态0001111011第9页,共22页,星期日,2025年,2月5日脉冲异步时序电路分析第四步:作状态图或时序图。0001111/11101/01011/01001/01/00111/00101/00011/0xQ1Q2Q3Z第10页,共22页,星期日,2025年,2月5日脉冲异步时序电路分析第五步:功能描述。由状态图可以看出,电路共有8个状态,在输入脉冲的作用下,依次递减。减到000时,再来一个输入脉冲,产生输出脉冲。因此,该异步时序电路是一个8进制减法计数器,输出脉冲为借位信号。第11页,共22页,星期日,2025年,2月5日脉冲异步时序电路分析【例2】:分析下列脉冲异步时序电路。D2C2Q2Q2CP2D1C1Q1Q1CP1xZ输入现态激励函数次态输出xQ2Q1CP2D2CP1D1Q2n+1Q1n+1Z1000111010101111111011000101001111010001状态表第12页,共22页,星期日,2025年,2月5日脉冲异步时序电路分析状态图和时序图00011110xQ1CP2ZQ20/01/01/01/00/00/00/01/1由图可知该电路有3个状态,每收到3个脉冲后,输出一个脉冲。因此,该电路是3进制计数器。10状态为无效状态,进入该状态后
原创力文档


文档评论(0)