- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
;概述;SPCE061A性能简介1;SPCE061A性能简介2;SPCE061A片内结构;SPCE061A片内存储器映射;堆栈为一种能按“先进后出”或“后进先出”规律存取数据的RAM区域,常称为堆栈区。
堆栈有栈底和栈顶之分,栈底有栈底地址标识,一般都是不变的,而栈顶一般由寄存器SP保存,故又称SP为堆栈寄存器。
常用于寄存器的保护、数据的保护,以及函数调用时参数传递等。
;片内Flash程序存储器;SPCE061A与其控制寄存器;SPCE061A片内各硬件功能模块;SPCE061A时钟电路;PLL锁相环;这样可以对Flash进行页擦除、写入一字、写入多字的动作。
1通道专用音频AD转换通道
P_LVD_Ctrl(读/写)(7019H)
CPUMHz~49Mz
低电压监测/低电压复位
P_Watchdog_Clear(0x7012H)
实际上,在使用SPCE061A时,就是通过对其各控制寄存器的读写来实现的,正如前面的P_Flash_Ctrl。
SPCE061A片内结构
P_SystemClockb7~b5位
系统电压VDD与内部设定比较电压VLVD比较:
在了解了SPCE061A的特点后,下面将分别介绍SPCE061A的各个硬件功能模块。
实际上,在使用SPCE061A时,就是通过对其各控制寄存器的读写来实现的,正如前面的P_Flash_Ctrl。
32768HzRTC振荡器有两种工作方式:强振模式和自动弱振模式。
(通过对P_LVD_Ctrl的设置)
PLL电路的作用是将系统提供的实时时钟的基频(32768Hz)进行倍频,输出系统时钟:Fosc;系统时钟设置;系统时钟控制寄存器P_SystemClock;CPU时钟设置对照表;PLL设置对照表;SPCE061A的时钟;看门狗Watchdog;看门狗Watchdog;看门狗结构与时序;SPCE061A的LVD与LVR;LVD控制寄存器;
;低电压复位(LVR);复位时序;保密设定;凌阳科技教育推广中心竭诚为您服务
原创力文档


文档评论(0)