《电子技术基础》_第6章.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多

异步二进制计数器的状态转移表6.5.3异步N进制计数器非2n进制异步计数器一般都称为任意进异步制计数器,或叫N进制异步计数器。由于异步计数器中各触发器不是共用时钟,在设计时必须先选定时钟,所以异步计数器的设计比同步计数器复杂。下面通过实例说明异步N进制计数器的设计方法。6.6555定时器及其应用555定时器是一种兼容模拟和数字电路于同一硅片的混合中规模集成电路。只需要添加有限的外围元器件,就可以极其方便地构成许多实用的电子电路,如施密特触发器、单稳态触发器和多谐振荡器等。由于555定时器使用灵活方便,加上性能优良,因而在波形的产生与变换、信号的测量与控制、家用电器和电子玩具等许多领域中都得到了广泛应用。国外典型的产品型号有NE555、LM555、XR555、CA555、RC555、LC555等,国内产品型号有CB555、SL555、FX555、FD555等。它们的内部功能结构和引脚排列序号都相同,因此可以在使用时相互替换。6.6.1555定时器的电路结构6.6.2555定时器的引脚用途及工作原理1.555定时器的功能2.工作原理(1)uΙ1UR1且uΙ2UR2时,比较器C1的输出uC1=0,比较器C2的输出uC2=1,R-S锁存器被置为0,VT导通,同时uo为低电平。(2)uΙ1UR1且uΙ2UR2时,比较器C1的输出uC1=10,比较器C2的输出uC2=1,R-S锁存器状态保持不变,从而VT的状态保持不变,同时uo的状态也保持不变。(3)uΙ1UR1且uΙ2UR2时,比较器C1的输出uC1=1,比较器C2的输出uC2=0,R-S锁存器设置为1,VT截止,同时uo为高电平。(4)uΙ1UR1且uΙ2UR2时,比较器C1的输出uC1=0,比较器C2的输出uC2=0,R-S锁存器Q==1,VT截止,同时uo为高电平。6.6.3施密特触发器及由555定时器构成的施密特触发器(1)施密特触发器输出有两种稳定状态——0态和1态。(2)施密特触发器采用电平触发,也就是说,它输出是高电平还是低电平取决于输入信号的电平。(3)对于正向和负向增长的输入信号,电路有不同的阈值电平UT+和UT-。当输入信号电压uI上升时,与UT+比较,大于UT+, 输出状态翻转;当输入信号电压uI下降时,与UT-比较,小于UT-,输出状态翻转。第(3)个特点是施密特触发器最主要的特点,是与普通电压比较器的区别所在。施密特触发器分为同相施密特触发器和反相施密特触发器两种。6.6.4单稳态触发器及由555定时器构成的单稳态触发器单稳态触发器(One—shotMonostableMultivihrator),又称单稳态振荡器(MonostableMultivihrator),是广泛应用于脉冲整形、延时和定时的常用电路。它具有以下特点。(1)有稳态和暂稳态两个不同的工作状态。(2)在外界触发脉冲的作用下,能从稳态翻转到暂稳态,在暂稳态维持一段时间以后,再自动返回稳态。(3)暂稳态维持时间的长短取决于电路本身的参数,与触发脉冲的宽度和幅度无关。6.6.5多谐振荡器及由555定时器构成的多谐振荡器多谐振荡器是一种自激振荡器。在接通电源后,不需要外加触发信号,便能自动产生矩形波形。由于矩形波中含有高次谐波,故把矩形波振荡器称为多谐振荡器,特点:(1)电路的输出高电平和低电平的切换是自动进行的,不需要外界的触发信号。(2)多谐振荡器工作时没有一个稳定状态,属于无稳态电路。第6章

触发器和

时序逻辑电路电子技术基础(第三版)6.1概述锁存器(Latch)和触发器(Flip-Flop)是大多数时序电路(SequentialCircuit)的基本构件。带有反馈的组合电路是构成锁存器和触发器的基础。通常可以认为锁存器由一级反馈环构成,其输出会随着输入信号的变化而同时发生变化,即新的输入信号在读入的同时,旧的存储信号即被取代。触发器一般由两级反馈环构成,其输出仅随控制输入或异步置位、复位输入信号的变化而发生变化,触发器可以在读入新的输入信号的同时读出旧的存储信号的状态。6.2锁存器和触发器

6.2.1基本R-S锁存器6.2.2同步R-S锁存器6.2.3D锁存器6.2.4主从J-K触发器工作原理下面根据图6-7所示主从J-K触发器的电路结构和输入端的4种不同组合,阐述其工作原理。(1)J=1、K=0时的情况。若Q=1,=0(Qm=1,m=0),使门G7封锁,门G7输出为1。门G8在K的作用下输出为1,则主锁存器保持原态,Q*m=Qm=1。当CP由1变为0后,从锁存器接收主锁存器的信息,也保持原态,Q*=Q=1。若Q=0、=1并在CP=1

您可能关注的文档

文档评论(0)

酱酱 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档