低相位噪声时钟倍频器技术.pdfVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多

ICS601‑21

低相位噪声时钟倍频器

描述特性

ICS601‑21是一款低成本、低相位噪声、高性能的时钟合•完全集成的锁相环(PLL),无需外部环路滤波器

成器,适用于需要低相位噪声和低抖动的应用。它是•差分3.3VLVPECL输出

ICS相位噪声最低的倍频器。该采用ICS专利的模拟•使用基本模式的10‑27兆赫晶体或时钟

和数字锁相环(PLL)技术,可接受10‑27兆赫的晶体或•在3.3伏电压下输出时钟高达220兆赫

时钟输入,并在3.3伏电压下产生高达220兆赫的输出时•低相位噪声:在10千赫时为‑122分贝c/赫兹

钟。

•低抖动—15皮秒一西格玛典型值

该产品用于时钟生成。它具有低输出抖动(输出周期的•掉电模式可降低功耗

变化),但输入和输出偏移和抖动未定义,也不作保证。•采用16引脚TSSOP封装

•采用先进的低功耗亚微米CMOS工艺

•工作电压为3.3伏

•商业级温度范围

结构图

VDD

Reference相位充电LoopVCOCLK

Divider比较器Pump滤波器

nCLK

X1/ICLK

CrystalorCrystalVCO

clockinputOscillator分频

X2

基于只读器

倍频器

4

S2:0GND

ICS601-21

LOWPHASENOISECLOCKMULTIPLIER

DescriptionFeatures

TheICS601-21isalow-cost,lowphasenoise,high•Fully

文档评论(0)

199****9598 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档