单片机IO口内部结构分析精华篇课件.pptVIP

单片机IO口内部结构分析精华篇课件.ppt

此“教育”领域文档为创作者个人分享资料,不作为权威性指导和指引,仅供参考
  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多

*补充:

并行输入/输出口内部硬件结构

MCS-51单片机有4个8位并行I/O口,P0~P3,共32根口线。

每个端口都包括:锁存器(即SFR:P0-P3)、输出驱动器、

两个三态缓冲器以及控制电路。结构如下图所示。;1、P1口(90H)

特点:

(1)准双向口:作为I/O输入时,口锁存器必须置“1”,使T截止,输入信号通过“读引脚”三态缓冲器进入内部总线。

(2)内部有上拉电阻(20KΩ~40KΩ);

(3)CPU读P1口的二种情况:

①读P1口的锁存器状态值:“读─改─写”指令。

例ANLP1,#0FH;

②读P1口的引脚(外部输入)。例MOVA,P1;;2、P3口(B0H)

特点:

(1)准双向口:条件为第二功能输出端常“1”,与门开锁;

(2)第二功能口:作为第二功能口使用时,(P3)=FFH;某

位作为第二功能输入时,第二功能输出也必须置“1”。; 第二功能输出:

P3.0—TXD,串行输出口;

P3.6—,外部数据存储器写选通信号

P3.7—,外部数据存储器读选通信号

第二功能输入:

P3.1—RXD,串行输入口;

P3.2—,外部中断输入0;

P3.3—,外部中断输入1;

P3.4—T0,外部计数输入0

P3.5—T1,外部计数输入1;

3、P2口(A0H)

特点:

(1)控制端高电平时,作为高8位地址输出口。

(2)控制端低电平时,最小系统(8051、8751)作准双向口。;;P0口结构

注意:

P0口作地址/数据总线输出时,通过反相器、与门工作。

P0口作外部数据输入时,CPU使T1、T2均截止,引脚浮空,

第三态,数据经“读引脚”输入缓冲器进入内部总

线----是真正的双向口。;谢谢大家!

文档评论(0)

HappyPanda + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档