(优选)ZPW移频轨道电路发送器.pptVIP

  • 0
  • 0
  • 约2.38千字
  • 约 25页
  • 2026-01-29 发布于山东
  • 举报

(优选)ZPW移频轨道电路发送器第1页,共25页。二、发送器1结构特征发送器内部由数字板、功放板两块电路板构成,外部装有黑色网罩及锁闭杆。2规格型号型号:ZPW·F外形尺寸:220mm×100mm×383mm重量:约5.0kg第2页,共25页。发送器外形及底座图片第3页,共25页。发送器插座板示意图第4页,共25页。1)低频频率:10.3+n×1.1Hz,n=0~17

即:10.3Hz、11.4Hz、12.5Hz、13.6Hz、14.7Hz、15.8Hz、16.9Hz、18Hz、19.1Hz、

20.2Hz、21.3Hz、22.4Hz、23.5Hz、24.6Hz、25.7Hz、26.8Hz、27.9Hz、29Hz

载频频率下行:1700-1 1701.4Hz1700-2 1698.7Hz2300-1 2301.4Hz2300-2 2298.7Hz上行:2000-1 2001.4Hz?2000-2 1998.7Hz?2600-1 2601.4Hz2600-2 2598.7Hz频偏:±11Hz输出功率:70W(400Ω负载)+1.4Hz-1.3Hz第5页,共25页。作用用于产生高稳定高精度的移频信号源,采用微电子器件构成产生足够功率的输出信号,额定输出功率70W(400Ω负载),最大输出功率105W调整轨道电路,可根据轨道电路的具体情况,通过输出端子的不同连接,获得10种不同的发送电平对移频信号进行自检测,故障时给出报警及N+1冗余运用的转换条件第6页,共25页。发送器原理框图及电原理说明

第7页,共25页。发送器的基本原理该设备中,考虑了同一载频、同一低频控制条件下,双CPU电路。同一载频编码条件,低频编码条件源,以反码形式分别送入两套微处理器CPU中,其中CPU1产生包括低频控制信号Fc的移频信号,移频键控信号FSK分别送至CPU1、CPU2进行频率检测。检测结果符合规定后,即产生控制输出信号,经“控制与门”使“FSK”信号送至滤波环节,实现方波——正弦波变换。功放输出的FSK信号送至两CPU进行功出电压检测。第8页,共25页。两CPU对FSK信号的低频、载频和幅度特征检测符合要求后,打开“安全与门”,发送报警继电器励磁,并使经过功放的FSK信号输出。当发送输出端短路时,经检测使“控制与门”有10S的关闭(装死或休眠保护)。为实现双CPU的自检、互检,两组CPU及一组用于产生FSK移频信号的可编程控制器各自采用了独立的石英晶体源。设备考虑了对移频载频、低频及幅度三个特征的检测。两组CPU对检测结果符合要求时,以动态信号输出通过“安全与门”控制执行环节——发送报警继电器(FBJ)将信号输出。系统采用N+1冗余设计。故障时,通过FBJ接点转至“+1”FS。第9页,共25页。发送器的主要电路环节(1)低频和载频编码条件读取时,为了消除配线干扰采用+24V电源及电阻R构成“功率型”电路,考虑到“故障一安全”原则,应将24V直流电源变换成交流,呈动态检测方式,并将外部编码控制电路与CPU等数字电路有效隔离,电路中设置了读取光耦、控制光耦。第10页,共25页。由B点送入方波信号,当+24V编码条件电源沟通时,即可从“读取光耦”受光器A点获得与B点相位相同的方波信号,送至CPU,实现编码条件的读取“控制光耦”与“读取光耦”的设置,实现了对电路元件故障的动态检查。任一光耦的发光源,受光器发生短线或击穿等故障时“读取光耦”A点得不到动态的交流信号以此实现故障-安全。第11页,共25页。低频和载频编码条件读取电路第12页,共25页。(2)微处理器、可编程逻辑器件采用双CPU、双软件、双套检测电路、闭环检查。CPU采用80C196,CPU1控制产生移频信号。CPU1、CPU2同时对输出移频信号的低频、载频及幅度特征的检测。FPGA可编程逻辑器件,构成移频信号发生器,并行I/O扩展接口、频率计数器等。第13页,共25页。(3)移频信号产生低频和载频编码条件通过并行I/O接口分别送至两个CPU,经判别是否有,且只有一路。条件满足后,CPU1通过查表得到编码条件所对应的上、下边频数值控制移频发生器,产生相应的FSK移频信号。FSK信号由CPU1自检,CPU2进行互检,检测符合条件后,两CPU各产生一个控制信号,经过控制与门将FSK信号送至低通滤波器。条件不满足时由两个CPU构成故障报警。第14页,共25页。(4)安全与门电路

您可能关注的文档

文档评论(0)

1亿VIP精品文档

相关文档